參數(shù)資料
型號(hào): M306V7MG-XXXFP
元件分類: 微控制器/微處理器
英文描述: 16-BIT, MROM, 16.1 MHz, MICROCONTROLLER, PQFP100
封裝: 14 X 20 MM, 0.65 MM PITCH, PLASTIC, QFP-100
文件頁數(shù): 72/298頁
文件大?。?/td> 2102K
代理商: M306V7MG-XXXFP
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁當(dāng)前第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁
2.14 Data Slicer
This microcomputer includes the data slicer function for the closed caption decoder (referred to as the
CCD) and video ID (referred to as the ID1). This function takes out CC and ID1 (note 2) superimposed in the
vertical blanking interval of a composite video signal. A composite video signal which makes the sync. tip’s
polarity negative is input to the CVIN pin.
When the data slicer function is not used, the data slicer circuit and the timing signal generating circuit can
be cut off by setting bit 0 of the data slicer control register 1 (address 026016/030016) to “0.” These settings
can realize the low-power dissipation.
Notes 1. When using the data slicer, set bit 7 of the peripheral mode register (address 027D16) according
to the main clock frequency.
2. 525i/p:ID1 data slice can be performed. No CC data slice at 525p.
3. When there is no specification, it becomes the publication about 525i below.
Figure 2.14.1 Data slicer block diagram
1 1
0 000 00 00
0
1 010 00 00
0 000 00 0 0
10 0
Input amplitude = 1.75 Vpp
Composite video
signal
Note 1 (P164)
1 M
0.1
F
470
CVIN
2.2
F
1 k
200 pF
680 pF
HSYNC
HLF
Note 2 (P164)
Synchronizing
signal counter
Synchronizing
separation
circuit
Sync slice
circuit
Clamping
circuit
Low-pass
filter
Timing signal
generating
circuit
Clock run-in
determination
circuit
Data slice line
specification
circuit
Start bit detecting
circuit
ID1 reference
detection circuit
ID1 reference
judgment circuit
ID1 data clock
generating circuit
Data clock
generating circuit
Data register
control circuit
Address 026716
b1, b0
control circuit
Comparator 1
Comparator 2
+
+
Reference
voltage
generating
circuit
Internal absolute
standard voltage
generating
circuit
VHOLD
1000 pF
Data slicer control register 2
(address 026116/030116)
ID1 reserved register
(address 026116/030116)
(address 026016/030016)
(address 026916/030916)
(address 026616/030616)
Data slicer control register 1
Clock run-in detect
register
Caption position register
(address 026A16/030A16)
Data clock position register
Interrupt request
generating circuit
Data slicer
interrupt
request
Caption register 1
(addresses 026316 and 026216/
030316 and 030216)
(addresses 026516 and 026416/
030516 and 030416)
Data bus
Caption register 2
(addresses 026D16 and 030D16)
CRCC data register
(addresses 026816 and 030816)
Data slicer reserved register 1
(addresses 026E16)
Test reserved register 0
(addresses 030E16)
Test reserved register 1
(addresses 026F16 and 030F16)
Reserved register
External circuit
Note : Make the length of wiring which is
connected to VHOLD, HLF, and CVIN pin
as short as possible so that a leakage
current may not be generated when
mounting a resistor or
a capacitor on each pin.
Standard clock detection register
(addresses 026C16 and 030C16)
ID1 control register
(addresses 026B16 and 030B16)
M306V7MG-XXXFP
M306V7FGFP
MITSUBISHI MICROCOMPUTERS
SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER with CLOSED CAPTION DECODER
and ON-SCREEN DISPLAY CONTROLLER
163
Rev. 1.1
相關(guān)PDF資料
PDF描述
M30802FGGP 16-BIT, FLASH, 20 MHz, MICROCONTROLLER, PQFP144
M30823MW-XXXGP 32-BIT, MROM, 30 MHz, MICROCONTROLLER, PQFP100
M30828MH-XXXGP 32-BIT, MROM, 30 MHz, MICROCONTROLLER, PQFP144
M30825MW-XXXGP 32-BIT, MROM, 30 MHz, MICROCONTROLLER, PQFP144
M30823MH-XXXGP 32-BIT, MROM, 30 MHz, MICROCONTROLLER, PQFP100
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M306V7MH-XXXFP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER with CLOSED CAPTION DECODER and ON-SCREEN DISPLAY CONTROLLER
M306V7MJA-XXXFP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER with CLOSED CAPTION DECODER and ON-SCREEN DISPLAY CONTROLLER
M306V7MJ-XXXFP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER with CLOSED CAPTION DECODER and ON-SCREEN DISPLAY CONTROLLER
M306V7T-RPD-E 功能描述:DEV EMULATION POD FOR M16C/6V (M RoHS:否 類別:編程器,開發(fā)系統(tǒng) >> 配件 系列:- 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program RoHS指令信息:IButton RoHS Compliance Plan 標(biāo)準(zhǔn)包裝:1 系列:- 附件類型:USB 至 1-Wire? RJ11 適配器 適用于相關(guān)產(chǎn)品:1-Wire? 設(shè)備 產(chǎn)品目錄頁面:1429 (CN2011-ZH PDF)
M306V8FJFP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER