參數(shù)資料
型號: LPC47N217
廠商: SMSC Corporation
英文描述: 64 - PIN SUPUR I/O WITH LPC INTERFACE
中文描述: 64 -針蘇布爾的I / LPC接口?
文件頁數(shù): 102/228頁
文件大?。?/td> 1269K
代理商: LPC47N217
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁當(dāng)前第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁
7.10 SERIAL IRQ
SMSC DS – LPC47M192
Page 102
Rev. 03/30/05
DATASHEET
The LPC47M192 supports the serial interrupt to transmit interrupt information to the host system. The serial interrupt
scheme adheres to the Serial IRQ Specification for PCI Systems, Version 6.0.
Timing Diagrams For SER_IRQ Cycle
A) Start Frame timing with source sampled a low pulse on IRQ1
R
T
S
R
T
S
SER_IRQ
PCI_CLK
Host Controller
IRQ1
IRQ1
Drive Source
R
T
None
IRQ0 FRAME IRQ1 FRAME
S
R
T
IRQ2 FRAME
None
START
START FRAME
H
SL
or
H
1
Note
: H=Host Control; R=Recovery; T=Turn-Around; SL=Slave Control; S=Sample
Note 1
: Start Frame pulse can be 4-8 clocks wide depending on the location of the device in the PCI bridge
hierarchy in a synchronous bridge design.
B) Stop Frame Timing with Host using 17 SER_IRQ sampling period
S
R
T
S
SER_IRQ
PCI_CLK
Host Controller
IRQ15
Driver
R
T
None
IRQ14
FRAME
IRQ15
FRAME
S
R
T
IOCHCK#
FRAME
None
STOP
R
T
STOP FRAME
H
I
START
NEXT CYCLE
1
2
3
Note
:
Note 1
: The next SER_IRQ cycle’s Start Frame pulse may or may not start immediately after the turn-around clock
of the Stop Frame.
Note 2
: There may be none, one or more Idle states during the Stop Frame.
Note 3
: Stop pulse is 2 clocks wide for Quiet mode, 3 clocks wide for Continuous mode.
H=Host Control; R=Recovery; T=Turn-Around; S=Sample; I=Idle
SER_IRQ Cycle Control
There are two modes of operation for the SER_IRQ Start Frame
1)
Quiet (Active) Mode
: Any device may initiate a Start Frame by driving the SER_IRQ low for one clock, while the
SER_IRQ is Idle. After driving low for one clock the SER_IRQ must immediately be tri-stated without at any time
driving high. A Start Frame may not be initiated while the SER_IRQ is Active. The SER_IRQ is Idle between Stop
and Start Frames. The SER_IRQ is Active between Start and Stop Frames. This mode of operation allows the
SER_IRQ to be Idle when there are no IRQ/Data transitions which should be most of the time.
Once a Start Frame has been initiated the Host Controller will take over driving the SER_IRQ low in the next clock
and will continue driving the SER_IRQ low for a programmable period of three to seven clocks. This makes a total
low pulse width of four to eight clocks. Finally, the Host Controller will drive the SER_IRQ back high for one clock,
then tri-state.
Any SER_IRQ Device (i.e., The LPC47M192) which detects any transition on an IRQ/Data line for which it is
responsible must initiate a Start Frame in order to update the Host Controller unless the SER_IRQ is already in an
SER_IRQ Cycle and the IRQ/Data transition can be delivered in that SER_IRQ Cycle
相關(guān)PDF資料
PDF描述
LPC47N217-JN 64 - PIN SUPUR I/O WITH LPC INTERFACE
LPC47N217-JV 64 - PIN SUPUR I/O WITH LPC INTERFACE
LPC47N227 100 Pin Super I/O with LPC Interface for Notebook Applications
LPC47M172 ADVANCED I/O CONTROLLER WITH MOTHERBOARD GLUE LOGIC
LPC47N252 Advanced Notebook I/O Controller with On-Board FLASH
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LPC47N217_07 制造商:SMSC 制造商全稱:SMSC 功能描述:64-Pin Super I/O with LPC Interface
LPC47N217-JN 制造商:Rochester Electronics LLC 功能描述:64STQFP - Bulk
LPC47N217-JV 功能描述:輸入/輸出控制器接口集成電路 64-Pin Mobile I/O RoHS:否 制造商:Silicon Labs 產(chǎn)品: 輸入/輸出端數(shù)量: 工作電源電壓: 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-64 封裝:Tray
LPC47N217N 制造商:SMSC 制造商全稱:SMSC 功能描述:64-Pin Super I/O with LPC Interface
LPC47N217N-ABZJ 功能描述:輸入/輸出控制器接口集成電路 3.3volts 5V tolerant RoHS:否 制造商:Silicon Labs 產(chǎn)品: 輸入/輸出端數(shù)量: 工作電源電壓: 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-64 封裝:Tray