參數(shù)資料
型號(hào): LM12454
廠商: NATIONAL SEMICONDUCTOR CORP
元件分類: ADC
英文描述: 12-Bit Sign Data Acquisition System with Self-Calibration
中文描述: 12-BIT SUCCESSIVE APPROXIMATION ADC, PARALLEL ACCESS, PQCC44
文件頁(yè)數(shù): 44/103頁(yè)
文件大?。?/td> 1355K
代理商: LM12454
ITALIAN TECHNOLOGY
grifo
Pagina 37
GPC
150 Rel. 3.00
POWER FAILURE
In abbinamento alla circuiteria di power management gestita dalla CPU della
GPC
150
é inoltre
disponibile un'interessante circuiteria di power failure. Quest'ultima, con il jumper J6, può essere
collegata all'interrupt /NMI del microprocessore.
La circuiteria si preoccupa di controllare la tensione di alimentazione e quando questa scende al
valore di soglia (
52 mV
prima dell'intervento del reset), provvede ad attivare l'uscita richiedendo
l'attenzione della CPU nel caso che J6 sia collegato.
Da notare che il tempo che intercorre tra l'attivazione del power failure e quello del reset, varia in
funzione del tipo di alimentazione della scheda; questo normalmente é nell'ordine dei 100
μ
sec,
sufficienti solo per eseguire procedure di risposta veloci (ad esempio il salvataggio di un flag nella
memoria tamponata).
L'uso classico della circuiteria di power failure é quello di informare la scheda dell'imminente caduta
della tensione di alimentazione, in modo da salvare le necessarie condizioni di stato.
INTERRUPTS
Una caratteristica peculiare della
GPC
150
è la notevole potenza nella gestione delle interruzioni.
Di seguito viene riportata una breve descrizione di quali sono i dispositivi che possono generare
interrupts e con quale modalità; per quanto riguarda la gestione di tali interrupts si faccia riferimento
ai data sheets del microprocessore oppure all'appendice B di questo manuale.
-
ABACO
BUS
->
Genera un /NMI sulla CPU, tramite la linea /NMI di K1.
Genera un /INT normale, senza rispettare la catena di priorità daisy
chain, tramite la linea /INT di K1.
Genera un /NMI sulla CPU, a seconda del collegamento
di J6.
Genera un /INT normale, senza rispettare la catena di priorità daisy
chain, a seconda del collegamento diJ1.
Genera un /INT normale, senza rispettare la catena di priorità daisy
chain, a seconda del collegamento di J8.
Genera un /INT normale,senza rispettare ma catena di priorità daisy
chain,a seconda del collegamento di J4.
Generano un /INT normale o vettorizzato, tenendo conto della catena
di priorità daisy chain le sezioni: CTC, SIO, PIO.
- Power failure
->
- Real Time Clock
->
- A/D Converter
->
- Watch Dog interno
->
- Periferiche della CPU->
La catena di priorità daisy chain presente sulla scheda è composta solo dalle tre periferiche SIO, PIO
e CTC e può essere programmata via software tramite uno dei registri interni al microprocessore. In
questo modo l’utente ha sempre la possibilità di rispondere in maniera efficace e veloce a qualsiasi
evento esterno, stabilendo anche la priorità delle varie sorgenti.
Per ulteriori informazioni si veda l'appendice B di questo manuale.
相關(guān)PDF資料
PDF描述
LM12454CIV 12-Bit Sign Data Acquisition System with Self-Calibration
LM124AFK CAP .0039UF 50V PPS FILM 1206 2%
LM324PT OP-AMP|QUAD|BIPOLAR|TSSOP|14PIN|PLASTIC
LM224PT OP-AMP|QUAD|BIPOLAR|TSSOP|14PIN|PLASTIC
LM12H458CIVX Single-Ended Data Acquisition System
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LM12454_06 制造商:NSC 制造商全稱:National Semiconductor 功能描述:12-Bit + Sign Data Acquisition System with Self-Calibration
LM12454A WAF 制造商:Texas Instruments 功能描述:
LM12454CIV 功能描述:IC ACQUISITION SYS 12BIT 44-PLCC RoHS:否 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - ADCs/DAC - 專用型 系列:- 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:50 系列:- 類型:數(shù)據(jù)采集系統(tǒng)(DAS) 分辨率(位):16 b 采樣率(每秒):21.94k 數(shù)據(jù)接口:MICROWIRE?,QSPI?,串行,SPI? 電壓電源:模擬和數(shù)字 電源電壓:1.8 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:40-WFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:40-TQFN-EP(6x6) 包裝:托盤
LM12458 制造商:NSC 制造商全稱:National Semiconductor 功能描述:12-Bit Sign Data Acquisition System with Self-Calibration
LM12458A WAF 制造商:Texas Instruments 功能描述: