參數(shù)資料
型號(hào): LFX125EB-04FN256C
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 45/119頁
文件大?。?/td> 0K
描述: IC FPGA 139K GATES 256-BGA
標(biāo)準(zhǔn)包裝: 90
系列: ispXPGA®
邏輯元件/單元數(shù): 1936
RAM 位總計(jì): 94208
輸入/輸出數(shù): 160
門數(shù): 139000
電源電壓: 2.3 V ~ 3.6 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 256-BGA
供應(yīng)商設(shè)備封裝: 256-FPBGA(17x17)
Lattice Semiconductor
ispXPGA Family Data Sheet
27
Figure 23. LVPECL Driver with Three Resistor Pack
ispXPGA 125B/C & ispXPGA 125EB/EC External Switching Characteristics
Over Recommended Operating Conditions
Parameter
Description
Conditions
-5
1
-4
-3
Units
Min.
Max.
Min.
Max.
Min.
Max.
tCO
Global Clock Input to
Output
PIO Output Register
—5.3
—5.7
—6.6
ns
tS
Global Clock Input Setup
PIO Input Register without input
delay
-1.9
-1.8
-1.5
ns
tH
Global Clock Input Hold
PIO Input Register without input
delay
2.7
2.9
3.3
ns
tSINDLY
Global Clock Input Setup
PIO Input Register with input delay
3.1
3.3
3.8
ns
tHINDLY
Global Clock Input Hold
PIO Input Register with input delay
0.0
0.0
0.0
tCOPLL
Global Clock Input to
Output
PIO Output Register using PLL
without delay
—3.6
—3.9
—4.5
ns
tSPLL
Global Clock Input Setup
PIO Input Register without input
delay using PLL without delay
0
0.1
0.3
ns
tHPLL
Global Clock Input Hold
PIO Input Register without input
delay using PLL without delay
0.9
1.0
1.2
ns
tSINDLYPLL Global Clock Input Setup
PIO Input Register with input delay
using PLL without delay
5.1
5.5
6.3
ns
tHINDLYPLL Global Clock Input Hold
PIO Input Register with input delay
using PLL without delay
-3.0
-2.8
-2.4
ns
1. Only available for ispXPGA 125B and ispXPGA 125EB (2.5V/3.3V) devices.
Timing v.0.3
Zo
Rs
R
D
A
Rs
to LVPECL
differential
receiver
1/4 of Bourns P/N
CAT 16-PC4F12
ispXPLD Emulated
LVPECL Buffer
R
T
=100
SELECT
DEVICES
DISCONTINUED
相關(guān)PDF資料
PDF描述
ASC40DRTH-S734 CONN EDGECARD 80POS DIP .100 SLD
LFX125EB-03FN256I IC FPGA 139K GATES 256-BGA
ASC40DREN-S734 CONN EDGECARD 80POS .100 EYELET
LFXP15E-3F388C IC FPGA 15.4KLUTS 168I/O 388-BGA
ASC40DREH-S734 CONN EDGECARD 80POS .100 EYELET
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LFX125EB-04FN256I 功能描述:FPGA - 現(xiàn)場可編程門陣列 E-Ser139K Gt ispJTAG 2.5/3.3V -4 Spd I RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFX125EB-04FN516C 功能描述:FPGA - 現(xiàn)場可編程門陣列 E-Ser139K Gt ispJTA G 2.5/3.3V -4 Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFX125EB-04FN516I 功能描述:FPGA - 現(xiàn)場可編程門陣列 E-Ser139K Gt ispJTA G 2.5/3.3V -4 Spd I RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFX125EB-05F256C 功能描述:FPGA - 現(xiàn)場可編程門陣列 139K Gates, 160 I/O 2.5/3.3V, -5 speed RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFX125EB-05F516C 功能描述:FPGA - 現(xiàn)場可編程門陣列 139K 176 I/O ispJTAG RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256