參數(shù)資料
型號(hào): LFECP10E-5FN484C
廠商: Lattice Semiconductor Corporation
文件頁(yè)數(shù): 132/163頁(yè)
文件大?。?/td> 0K
描述: IC FPGA 10.2KLUTS 484FPBGA
標(biāo)準(zhǔn)包裝: 60
系列: ECP
邏輯元件/單元數(shù): 10200
RAM 位總計(jì): 282624
輸入/輸出數(shù): 288
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 484-BBGA
供應(yīng)商設(shè)備封裝: 484-FPBGA(23x23)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)當(dāng)前第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)
4-4
Pinout Information
LatticeECP/EC Family Data Sheet
Pin Information Summary
LFEC1
LFEC3
LFECP6/EC6
LFECP/EC10
Pin Type
100-
TQFP
144-
TQFP
208-
PQFP
100-
TQFP
144-
TQFP
208-
PQFP
256-
fpBGA
144-
TQFP
208-
PQFP
256-
fpBGA
484-
fpBGA
208-
PQFP
256-
fpBGA
484-
fpBGA
Single Ended User
I/O
67
97
112
67
97
145
160
97
147
195
224
147
195
288
Differential Pair User
I/O
29
46
56
29
46
72
80
46
72
97
112
72
97
144
Configu-
ration
Dedicated
13
Muxed
48
56
TAP
5
555
5
Dedicated (total
without supplies)
80
110
160
80
110
160
208
110
160
208
373
160
208
373
VCC
2
3
2
3
10
4
10
20
6
10
20
VCCAUX
2
4
2
4
2
12
4
2
12
VCCPLL
0
000
0
VCCIO
Bank0
1
2
1
2
3
2
3
2
4
3
2
4
Bank1
1
2
1
2
4
2
4
Bank2
1
2
1
2
4
2
4
Bank3
1
2
1
2
4
2
4
Bank4
1
2
1
2
4
2
4
Bank5
1
2
1
2
3
2
4
3
2
4
Bank6
1
2
1
2
4
2
4
Bank7
1
2
1
2
4
2
4
GND, GND0-GND7
8
13
8
13
16
20
14
18
20
44
20
44
NC
0
2
51
0
2
9
35
0
4
0
139
0
75
Single
Ended/
Differen-
tial I/O
Pair per
Bank
Bank 0
11/5
14/7
16/8
11/5
14/7
26/13 32/16
14/7
26/13 32/16
32/16 26/13 32/16 48/24
Bank 1
11/5
13/6
16/8
11/5
13/6
16/8
13/6
17/8
18/9
32/16
17/8
18/9
32/16
Bank 2
3/1
8/4
3/1
8/4
14/7
16/8
8/4
14/7
16/8
14/7
16/8
32/16
Bank 3
8/4
13/6
16/8
8/4
13/6
16/8
13/6
16/8
32/16
16/8
32/16 32/16
Bank 4
12/4
14/6
16/8
12/4
14/6
16/8
14/6
17/8
32/16
17/8
32/16
Bank 5
9/4
13/6
16/8
9/4
13/6
26/13 32/16
13/6
26/13 32/16
32/16 26/13 32/16 48/24
Bank 6
5/2
14/7
16/8
5/2
14/7
16/8
14/7
16/8
32/16
16/8
32/16 32/16
Bank 7
8/4
15/7
16/8
8/4
15/7
16/8
15/7
16/8
32/16
VCCJ
1
111
1
Note: During configuration the user-programmable I/Os are tri-stated with an internal pull-up resistor enabled. If any pin is not used (or not
bonded to a package pin), it is also tri-stated with an internal pull-up resistor enabled after configuration.
相關(guān)PDF資料
PDF描述
IDT72V51446L6BB8 IC FLOW CTRL MULTI QUEUE 256-BGA
IDT72V51443L6BB8 IC FLOW CTRL MULTI QUEUE 256-BGA
LT1020CSW#TR IC REG LDO ADJ 125MA 16SOIC
MIC5259-3.3YML TR IC REG LDO 3.3V .3A 6-MLF
LT1020CSW#TRPBF IC REG LDO ADJ 125MA 16-SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LFECP10E-5FN484I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet
LFECP10E-5FN672C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet
LFECP10E-5FN672I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet
LFECP10E-5Q208C 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 10.2K LUTs 147 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFECP10E-5Q208I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet