參數(shù)資料
型號(hào): LFEC3E-3F256I
廠商: Lattice Semiconductor Corporation
文件頁(yè)數(shù): 121/163頁(yè)
文件大小: 0K
描述: IC FPGA 3.1KLUTS 160I/O 256-BGA
標(biāo)準(zhǔn)包裝: 90
系列: EC
邏輯元件/單元數(shù): 3100
RAM 位總計(jì): 56320
輸入/輸出數(shù): 160
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 256-BGA
供應(yīng)商設(shè)備封裝: 256-FPBGA(17x17)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)當(dāng)前第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)
3-24
DC and Switching Characteristics
LatticeECP/EC Family Data Sheet
LatticeECP/EC sysCONFIG Port Timing Specifications
Over Recommended Operating Conditions
Parameter
Description
Min.
Typ.
Max.
Units
sysCONFIG Byte Data Flow
tSUCBDI
Byte D[0:7] Setup Time to CCLK
7
ns
tHCBDI
Byte D[0:7] Hold Time to CCLK
1
ns
tCODO
Clock to Dout in Flowthrough Mode
12
ns
tSUCS
CS[0:1] Setup Time to CCLK
7
ns
tHCS
CS[0:1] Hold Time to CCLK
1
ns
tSUWD
Write Signal Setup Time to CCLK
7
ns
tHWD
Write Signal Hold Time to CCLK
1
ns
tDCB
CCLK to BUSY Delay Time
12
ns
tCORD
Clock to Out for Read Data
12
ns
sysCONFIG Byte Slave Clocking
tBSCH
Byte Slave Clock Minimum High Pulse
6
ns
tBSCL
Byte Slave Clock Minimum Low Pulse
9
ns
tBSCYC
Byte Slave Clock Cycle Time
15
ns
tSUSCDI
Din Setup time to CCLK Slave Mode
7
ns
tHSCDI
Din Hold Time to CCLK Slave Mode
1
ns
tCODO
Clock to Dout in Flowthrough Mode
12
ns
sysCONFIG Serial (Bit) Data Flow
tSUMCDI
Din Setup time to CCLK Master Mode
7
ns
tHMCDI
Din Hold Time to CCLK Master Mode
1
ns
sysCONFIG Serial Slave Clocking
tSSCH
Serial Slave Clock Minimum High Pulse
6
ns
tSSCL
Serial Slave Clock Minimum Low Pulse
6
ns
sysCONFIG POR, Initialization and Wake Up
tICFG
Minimum Vcc to INIT High
50
ms
tVMC
Time from tICFG to Valid Master Clock
2
us
tPRGMRJ
Program Pin Pulse Rejection
8
ns
tPRGM
PROGRAMN Low Time to Start Configuration
25
ns
tDINIT
INIT Low Time
1
ms
tDPPINIT
Delay Time from PROGRAMN Low to INIT Low
37
ns
tDINITD
Delay Time from PROGRAMN Low to DONE Low
37
ns
tIODISS
User I/O Disable from PROGRAMN Low
35
ns
tIOENSS
User I/O Enabled Time from CCLK Edge During Wake Up
Sequence
25
ns
tMWC
Additional Wake Master Clock Signals after Done Pin High
120
cycles
tSUCFG
CFG to INITN Setup Time
100
ns
tHCFG
CFG to INITN Hold Time
100
ns
sysCONFIG SPI Port
tCFGX
Init High to CCLK Low
80
ns
tCSSPI
Init High to CSSPIN Low
2
us
tCSCCLK
CCLK Low Before CSSPIN Low
0
-
ns
tSOCDO
CCLK Low to Output Valid
15
ns
相關(guān)PDF資料
PDF描述
HSC43DRYI CONN EDGECARD 86POS DIP .100 SLD
GSC31DTEF CONN EDGECARD 62POS .100 EYELET
ACC35DRAN CONN EDGECARD 70POS .100 R/A DIP
ACC35DRAH CONN EDGECARD 70POS .100 R/A DIP
ABB34DHBN CONN EDGECARD 68POS R/A .050 SLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LFEC3E-3F256IES 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFEC3E-3F484C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet
LFEC3E-3F484I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet
LFEC3E-3F672C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet
LFEC3E-3F672I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet