tCAMWMSKS Write Mask Register Setup Time befo" />
參數(shù)資料
型號: LC5768MV-75F256I
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 35/99頁
文件大?。?/td> 0K
描述: IC XPLD 768MC 7.5NS 256FPBGA
標準包裝: 90
系列: ispXPLD® 5000MV
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 24
宏單元數(shù): 768
輸入/輸出數(shù): 193
工作溫度: -40°C ~ 105°C
安裝類型: 表面貼裝
封裝/外殼: 256-BGA
供應(yīng)商設(shè)備封裝: 256-FPBGA(17x17)
包裝: 托盤
Lattice Semiconductor
ispXPLD 5000MX Family Data Sheet
36
tCAMWMSKS
Write Mask
Register Setup
Time before Clock
-0.27
-0.27
-0.22
-0.22
-0.21
ns
tCAMWMSKH
Write Mask
Register Setup
Time after Clock
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tCAMRSTO
Reset to CAM
Output Delay
3.30
3.30
4.13
4.13
4.29
ns
tCAMRSTR
Reset Recovery
Time
1.20
1.20
1.50
1.50
1.56
ns
tCAMRSTPW
Reset Pulse Width
0.14
0.14
0.18
0.18
0.19
ns
CAM – Compare Mode
tCAMDATAS
Data Setup Time
before Clock
-0.41
-0.41
-0.33
-0.33
-0.31
ns
tCAMDATAH
Data Hold Time
after Clock
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tCAMENMSKS
Enable Mask
Register Setup
Time before Clock
-0.27
-0.27
-0.22
-0.22
-0.21
ns
tCAMENMSKH
Enable Mask
Register Setup
Time after Clock
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tCAMCASC
CAM Width
Expansion Delay
0.40
0.40
0.50
0.50
0.51
ns
tCAMCO
Clock to Output
(Address Out)
Delay
6.19
6.13
6.81
6.61
9.63
ns
tCAMMATCH
Clock to Match Flag
Delay
6.19
6.13
6.07
6.61
10.22
ns
tCAMMMATCH
Clock to Multi-
Match Flag Delay
5.50
5.50
6.38
6.38
7.72
ns
tCAMRSTFLAG
CAM Reset to Flags
Delay
3.16
3.16
3.95
3.95
4.11
ns
Single Port RAM
tSPADDDATA
Address to Data
Delay
5.97
5.97
5.97
5.97
7.76
ns
tSPMSS
Memory Select
Setup Before Clock
Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
tSPMSH
Memory Select
Hold time after
Clock Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tSPCES
Clock Enable Setup
before Clock Time
2.30
2.30
2.30
2.30
9.80
ns
tSPCEH
Clock Enable Hold
time after Clock
Time
-2.95
-2.95
-2.95
-2.95
-2.27
ns
tSPADDS
Address Setup
before Clock Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
ispXPLD 5000MX Family Internal Switching Characteristics (Continued)
Over Recommended Operating Conditions
Parameter
Description
Base
Parameter
-4
-45
-5
-52
-75
Units
Min.
Max.
Min.
Max.
Min.
Max.
Min.
Max.
Min.
Max.
SELECT
DEVICES
DISCONTINUED
相關(guān)PDF資料
PDF描述
NCP1012AP065G IC OFFLINE SWIT SMPS CM OVP 8DIP
LC5768MV-5F256C IC XPLD 768MC 5NS 256FPBGA
TAJR224K035RNJ CAP TANT 0.22UF 35V 10% 0805
RW2-0505S CONV DC/DC 2W 4.5-9VIN 05VOUT
172-E37-201R031 CONN DB37 FEMALE SLD CUP CHROME
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LC5768MV-75F484C 功能描述:CPLD - 復(fù)雜可編程邏輯器件 3.3V 317 I/O RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC5768MV-75F484I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAM EXPANDED LOG RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC5768MV-75F672C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family
LC5768MV-75F672I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family
LC5768MV-75FN208C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family