
Lattice Semiconductor
ispXPLD 5000MX Family Data Sheet
40
ispXPLD 5000MX Family Timing Adders
Parameter
Description
Base
Param.
-4
-45
-5
-52
-75
Units
Min. Max. Min. Max. Min. Max. Min. Max. Min. Max.
tIOI Input Adjusters
LVTTL_in
Using 3.3V TTL
tIOIN
—
0.0
—
0.0
—
0.0
—
0.0
—
0.0
ns
LVCMOS_18_in
Using 1.8V
CMOS
tIOIN
—
0.0
—
0.0
—
0.0
—
0.0
—
0.0
ns
LVCMOS_25_in
Using 2.5V
CMOS
tIOIN
—
0.0
—
0.0
—
0.0
—
0.0
—
0.0
ns
LVCMOS_33_in
Using 3.3V
CMOS
tIOIN
—
0.0
—
0.0
—
0.0
—
0.0
—
0.0
ns
AGP_1X_in
Using AGP 1x
tIOIN
—
1.0
—
1.0
—
1.0
—
1.0
—
1.0
ns
CTT25_in
Using CTT 2.5V
tIOIN
—
1.0
—
1.0
—
1.0
—
1.0
—
1.0
ns
CTT33_in
Using CTT 3.3V
tIOIN
—
1.0
—
1.0
—
1.0
—
1.0
—
1.0
ns
GTL+_in
Using GTL+
tIOIN
—
0.5
—
0.5
—
0.5
—
0.5
—
0.5
ns
HSTL_I_in
Using HSTL 2.5V,
Class I
tIOIN
—
0.5
—
0.5
—
0.5
—
0.5
—
0.5
ns
HSTL_III_in
Using HSTL 2.5V,
Class III
tIOIN
—
0.6
—
0.6
—
0.6
—
0.6
—
0.6
ns
HSTL_IV_in
Using HSTL 2.5V,
Class IV
tIOIN
—
0.6
—
0.6
—
0.6
—
0.6
—
0.6
ns
LVDS_in
Using Low Volt-
age Differential
Signaling (LVDS)
tIOIN
—
0.5
—
0.5
—
0.5
—
0.5
—
0.5
ns
LVPECL_in
Using Low
Voltage PECL
tIOIN
—
0.5
—
0.5
—
0.5
—
0.5
—
0.5
ns
PCI_in
Using PCI
tIOIN
—
1.0
—
1.0
—
1.0
—
1.0
—
1.0
ns
SSTL2_I_in
Using SSTL 2.5V,
Class I
tIOIN
—
0.5
—
0.5
—
0.5
—
0.5
—
0.5
ns
SSTL2_II_in
Using SSTL 2.5V,
Class II
tIOIN
—
0.5
—
0.5
—
0.5
—
0.5
—
0.5
ns
SSTL3_I_in
Using SSTL 3.3V,
Class I
tIOIN
—
0.6
—
0.6
—
0.6
—
0.6
—
0.6
ns
SSTL3_II_in
Using SSTL 3.3V,
Class II
tIOIN
—
0.6
—
0.6
—
0.6
—
0.6
—
0.6
ns
tIOO Output Adjusters – Output Signal Modifiers
Slow Slew
Using Slow Slew
(LVTTL and
LVCMOS
Outputs Only)
tIOBUF,
tIOEN
—
0.9
—
0.9
—
0.9
—
0.9
—
0.9
ns
tIOO Output Adjusters – Output Configurations
LVTTL_out
Using 3.3V TTL
Drive
tIOBUF,
tIOEN,
tIODIS
—
1.2
—
1.2
—
1.2
—
1.2
—
1.2
ns
LVCMOS_18_4mA_out
Using 1.8V
CMOS Standard,
4mA Drive
tIOBUF,
tIOEN,
tIODIS
—
0.3
—
0.3
—
0.3
—
0.3
—
0.3
ns
LVCMOS_18_5.33mA_out
Using 1.8V
CMOS Standard,
5.33mA Drive
tIOBUF,
tIOEN,
tIODIS
—
0.3
—
0.3
—
0.3
—
0.3
—
0.3
ns
SELECT
DEVICES
DISCONTINUED