參數(shù)資料
型號(hào): LC4064V-75T44C
廠商: LATTICE SEMICONDUCTOR CORP
元件分類: PLD
英文描述: 3.3V/2.5V/1.8V In-System Programmable SuperFAST High Density PLDs
中文描述: EE PLD, 7.5 ns, PQFP44
封裝: 1 MM HEIGHT, TQFP-44
文件頁(yè)數(shù): 34/74頁(yè)
文件大小: 255K
代理商: LC4064V-75T44C
Lattice Semiconductor
ispMACH 4000V/B/C/Z Family Data Sheet
34
ispMACH 4032Z Timing Adders
1, 2
Adder
Type
Base
Parameter
Description
-35
-5
-7
Units
Min.
Max.
Min.
Max.
Min.
Max.
Optional Delay Adders
t
INDIO
t
EXP
t
ORP
t
BLA
t
IOI
Input Adjusters
LVTTL_in
LVCMOS33_in
LVCMOS25_in
LVCMOS18_in
PCI_in
t
IOO
Output Adjusters
LVTTL_out
t
INREG
t
MCELL
t
ROUTE
Input register delay
Product term expander delay
Output routing pool delay
Additional block loading adder
1.00
0.40
0.40
0.04
1.00
0.50
0.05
0.05
1.00
0.50
0.05
0.05
ns
ns
ns
ns
t
IN,
t
GCLK_IN,
t
GOE
t
IN,
t
GCLK_IN,
t
GOE
t
IN,
t
GCLK_IN,
t
GOE
t
IN,
t
GCLK_IN,
t
GOE
t
IN,
t
GCLK_IN,
t
GOE
Using LVTTL standard
Using LVCMOS 3.3 standard
Using LVCMOS 2.5 standard
Using LVCMOS 1.8 standard
Using PCI compatible input
0.70
0.70
0.40
0.00
0.70
0.70
0.70
0.40
0.00
0.70
0.70
0.70
0.40
0.00
0.70
ns
ns
ns
ns
ns
t
BUF,
t
EN,
t
DIS
Output con
fi
gured as TTL
buffer
Output con
fi
gured as 3.3V
buffer
Output con
fi
gured as 2.5V
buffer
Output con
fi
gured as 1.8V
buffer
Output con
fi
gured as PCI
compatible buffer
Output con
fi
gured for slow
slew rate
0.70
0.70
0.70
ns
LVCMOS33_out t
BUF,
t
EN,
t
DIS
0.70
0.70
0.70
ns
LVCMOS25_out t
BUF,
t
EN,
t
DIS
0.40
0.40
0.40
ns
LVCMOS18_out t
BUF,
t
EN,
t
DIS
0.00
0.00
0.00
ns
PCI_out
t
BUF,
t
EN,
t
DIS
0.70
0.70
0.70
ns
Slow Slew
t
BUF,
t
EN
1.00
1.00
1.00
ns
1. Preliminary information.
2. Refer to Technical Note TN 1004: ispMACH 4000 Timing Model Design and Usage Guidelines for information regarding use of these
adders.
Note: Open drain timing is the same as corresponding LVCMOS timing.
相關(guān)PDF資料
PDF描述
LC4064V-75T44E 3.3V/2.5V/1.8V In-System Programmable SuperFAST High Density PLDs
LC4064V-75T44I 3.3V/2.5V/1.8V In-System Programmable SuperFAST High Density PLDs
LC4064V-75T48C 3.3V/2.5V/1.8V In-System Programmable SuperFAST High Density PLDs
LC4064V-75T48E 3.3V/2.5V/1.8V In-System Programmable SuperFAST High Density PLDs
LC4064V-75T48I 3.3V/2.5V/1.8V In-System Programmable SuperFAST High Density PLDs
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LC4064V-75T44E 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC4064V-75T44I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC4064V-75T48C 功能描述:CPLD - 復(fù)雜可編程邏輯器件 3.3V 32 I/O RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC4064V-75T48E 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC4064V-75T48I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100