Specifications ispLSI 5512VE 2 Functional Block Diagram Figure 1. ispLSI 5512VE Functional Block Diagram (256-I/O Option) Package Type Multiple" />
參數(shù)資料
型號(hào): ISPLSI 5512VE-100LB388
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 12/25頁
文件大?。?/td> 0K
描述: IC PLD ISP 256I/O 10NS 388BGA
標(biāo)準(zhǔn)包裝: 24
系列: ispLSI® 5000VE
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 10.0ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 16
宏單元數(shù): 512
門數(shù): 24000
輸入/輸出數(shù): 256
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 388-BBGA
供應(yīng)商設(shè)備封裝: 388-BGA(35x35)
包裝: 托盤
其它名稱: ISPLSI5512VE-100LB388
Specifications ispLSI 5512VE
2
Functional Block Diagram
Figure 1. ispLSI 5512VE Functional Block Diagram (256-I/O Option)
Package Type
Multiplexed Signals
256 fpBGA
I/O 119 / CLK2
I/O 131 / CLK3
I/O 0 / TOE
272 BGA
I/O 119 / CLK2
I/O 131 / CLK 3
I/O 0 / TOE
388 fpBGA
I/O 179 / CLK2
I/O 197 / CLK 3
I/O 0 / TOE
388 BGA
I/O 179 / CLK2
I/O 197 / CLK 3
I/O 0 / TOE
Global Routing Pool
(GRP)
Boundary
Scan
Interface
GOE0
GOE1
1. CLK2, CLK3 and TOE signals are multiplexed with I/O signals. Use the table below to determine which I/O
is shared by package type.
TDI
TCK
TMS
TDO
CLK
1
CLK
0
1
CLK
3
1
CLK
2
VCCIO
Input Bus
Generic
Logic Block
Input Bus
Generic
Logic Block
Input Bus
Generic
Logic Block
Generic
Logic Block
Generic
Logic Block
Generic
Logic Block
Input
Bus
Generic
Logic
Block
Input
Bus
Generic
Logic
Block
Input
Bus
Input
Bus
Input
Bus
Input
Bus
Generic
Logic
Block
Generic
Logic
Block
Generic
Logic
Block
Generic
Logic
Block
I/O 143
I/O 142
I/O 141
I/O 140
I/O 131
I/O 130
I/O 129
I/O 128
I/O
64
I/O
65
I/O
66
I/O
67
I/O
76
I/O
77
I/O
78
I/O
79
I/O
80
I/O
81
I/O
82
I/O
83
I/O
92
I/O
93
I/O
94
I/O
95
I/O
207
I/O
206
I/O
205
I/O
204
I/O
195
I/O
194
I/O
193
I/O
192
I/O
223
I/O
222
I/O
221
I/O
220
I/O
211
I/O
210
I/O
209
I/O
208
I/O
239
I/O
238
I/O
237
I/O
236
I/O
227
I/O
226
I/O
225
I/O
224
1TOE
I/O 1
I/O 2
I/O 3
I/O 12
I/O 13
I/O 14
I/O 15
I/O 16
I/O 17
I/O 18
I/O 19
I/O 28
I/O 29
I/O 30
I/O 31
I/O 32
I/O 33
I/O 34
I/O 35
I/O 44
I/O 45
I/O 46
I/O 47
Input
Bus
Generic
Logic
Block
I/O 48
I/O 49
I/O 50
I/O 51
I/O 60
I/O 61
I/O 62
I/O 63
Input Bus
Generic
Logic Block
I/O
108
I/O
109
I/O
110
I/O
111
I/O
96
I/O
97
I/O
98
I/O
99
I/O
124
I/O
125
I/O
126
I/O
127
I/O
112
I/O
113
I/O
114
I/O
115
Input
Bus
Generic
Logic
Block
I/O 159/CLK2
I/O 158
I/O 157
I/O 156
I/O 147
I/O 146
I/O 145
I/O 144
I/O 175/CLK3
I/O 174
I/O 173
I/O 172
I/O 163
I/O 162
I/O 161
I/O 160
I/O 191
I/O 190
I/O 189
I/O 188
I/O 179
I/O 178
I/O 177
I/O 176
Input Bus
Generic
Logic Block
I/O
255
I/O
254
I/O
253
I/O
252
I/O
243
I/O
242
I/O
241
I/O
240
RESET
相關(guān)PDF資料
PDF描述
HCM08DRTH-S13 CONN EDGECARD 16POS .156 EXTEND
VE-BTX-CY-F3 CONVERTER MOD DC/DC 5.2V 50W
MIC5239-2.5BS IC REG LDO 2.5V .5A SOT-223
S102K29X5FN63L6R CAP CER 1000PF 1KV 10% RADIAL
S221K25X5FN6UJ5R CAP CER 220PF 1KV 10% RADIAL
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI5512VE-100LB388 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5512VE-100LB388I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5512VE-100LF256 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5512VE-100LF256-80I 制造商:Lattice Semiconductor Corporation 功能描述:
ISPLSI5512VE-100LF256I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100