Specifications ispLSI 5256VE 2 Functional Block Diagram Figure 1. ispLSI 5256VE Functional Block Diagram (144-I/O Option) Package Type Multplex" />
參數(shù)資料
型號: ISPLSI 5256VE-100LB272
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 12/24頁
文件大?。?/td> 0K
描述: IC PLD ISP 144I/O 10NS 272BGA
標準包裝: 40
系列: ispLSI® 5000VE
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 10.0ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 8
宏單元數(shù): 256
門數(shù): 12000
輸入/輸出數(shù): 144
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 272-BBGA
供應商設備封裝: 272-BGA(27x27)
包裝: 托盤
其它名稱: ISPLSI5256VE-100LB272
Specifications ispLSI 5256VE
2
Functional Block Diagram
Figure 1. ispLSI 5256VE Functional Block Diagram (144-I/O Option)
Package Type
Multplexed Signals
100 TQFP
1/O 44 / CLK2
I/O 49 / CLK 3
I/O 0 / TOE
128 TQFP
I/O 59 / CLK2
I/O 65 / CLK3
I/O 0 / TOE
256 fpBGA
I/O 119 / CLK2
I/O 131 / CLK3
I/O 0 / TOE
272 BGA
I/O 119 / CLK2
I/O 131 / CLK3
I/O 0 / TOE
1. CLK2, CLK3 and TOE signals are shared with I/O signals. Use the table below to determine
which I/O is shared by package type.
Global Routing Pool
(GRP)
Boundary
Scan
Interface
GOE0
GOE1
RESET
TDI
TCK
TMS
TDO
CLK
1
CLK
0
1
CLK
3
1
CLK
2
VCCIO
Input Bus
Generic
Logic Block
Input Bus
Generic
Logic Block
Generic
Logic Block
Generic
Logic Block
Input
Bus
Generic
Logic
Block
Input
Bus
Generic
Logic
Block
Input
Bus
Input
Bus
Generic
Logic
Block
Generic
Logic
Block
I/O
125
I/O
124
I/O
123
I/O
122
I/O
111
I/O
110
I/O
109
I/O
108
I/O
143
I/O
142
I/O
141
I/O
140
I/O
129
I/O
128
I/O
127
I/O
126
I/O
54
I/O
55
I/O
56
I/O
57
I/O
68
I/O
69
I/O
70
I/O
71
I/O 107
I/O 106
I/O 105
I/O 104
I/O 93
I/O 92
I/O 91
I/O 90
I/O 89
I/O 88
I/O 87
I/O 86
I/O 75
I/O 74
I/O 73
I/O 72
1TOE
I/O 1
I/O 2
I/O 3
I/O 14
I/O 15
I/O 16
I/O 17
I/O 18
I/O 19
I/O 20
I/O 21
I/O 32
I/O 33
I/O 34
I/O 35
I/O
36
I/O
37
I/O
38
I/O
39
I/O
50
I/O
51
I/O
52
I/O
53
相關PDF資料
PDF描述
M5-192/68-15VI/1 IC CPLD ISP 192MC 68IO 100TQFP
M5-192/68-12VC/1 IC CPLD ISP 192MC 68IO 100TQFP
M4A3-256/128-7YNC IC CPLD ISP 4A 256MC 208PQFP
LC5512MV-75F256C IC XPLD 512MC 7.5NS 256FPBGA
MIC37252BU IC REG LDO ADJ 2.5A TO-263
相關代理商/技術參數(shù)
參數(shù)描述
ISPLSI5256VE-100LB272 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5256VE-100LB272I 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5256VE-100LF256 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5256VE-100LF256I 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5256VE-100LT100 功能描述:CPLD - 復雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100