參數(shù)資料
型號: IDT74SSTUBF32866BBFG
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 4/30頁
文件大?。?/td> 0K
描述: IC BUFFER 25BIT REG DDR2 96-BGA
標準包裝: 270
邏輯類型: 1:1、1:2 可配置寄存緩沖器
電源電壓: 1.7 V ~ 1.9 V
位數(shù): 25,14
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 96-LFBGA
供應商設備封裝: 96-CABGA(13.5x5.5)
包裝: 托盤
產品目錄頁面: 1254 (CN2011-ZH PDF)
其它名稱: 74SSTUBF32866BBFG
800-1695
IDT74SSTUBF32866B
25-BIT CONFIGURABLE REGISTERED BUFFER FOR DDR2
COMMERCIAL TEMPERATURE GRADE
25-BIT CONFIGURABLE REGISTERED BUFFER FOR DDR2
12
IDT74SSTUBF32866B
7067/1
3
Terminal Functions
Terminal Name
Electrical
Characteristics
Description
GND
Ground Input
Ground
VDD
1.8V nominal
Power Supply Voltage
VREF
0.9V nominal
Input Reference Clock
ZOH
Input
Reserved for future use
ZOL
Input
Reserved for future use
CLK
Differential Input
Positive Master Clock Input
CLK
Differential Input
Negative Master Clock Input
C0, C1
LVCMOS Input
Configuration Control Inputs
RESET
LVCMOS Input
Asynchronous Reset Input. Resets registers and disables VREF
data and clock differential-input receivers.
CSR, DCS
SSTL_18 Input
Chip Select Inputs. Disables outputs D1 - D24 output switching
when both inputs are HIGH.
D1 - D25
SSTL_18 Input
Data Input. Clocked in on the crossing of the rising edge of CLK
and the falling edge of CLK.
DODT
SSTL_18 Input
The outputs of this register bit will not be suspended by the DCS
and CSR controls
DCKE
SSTL_18 Input
The outputs of this register bit will not be suspended by the DCS
and CSR controls
Q1 - Q25
1.8V CMOS
Data Outputs that are suspended by the DCS and CSR controls
QCS
1.8V CMOS
Data Output that will not be suspended by the DCS and CSR
controls
QODT
1.8V CMOS
Data Output that will not be suspended by the DCS and CSR
controls
QCKE
1.8V CMOS
Data Output that will not be suspended by the DCS and CSR
controls
PPO
1.8V CMOS
Partial Parity Output. Indicates off parity of D1 - D25
PAR_IN
SSTL_18 Input
Parity Input arrives one cycle after corresponding data input
QERR
Open Drain Output
Output Error bit, generated one cycle after the corresponding data
output
相關PDF資料
PDF描述
IDT74SSTUBF32868ABKG IC BUFFR 28BIT REG DDR2 176-BGA
IDT74SSTUBF32869ABKG IC BUFFER 14BIT REG DDR2 150-BGA
IDT74SSTUBH32865ABKG8 IC BUFFER 28BIT 1:2 REG 160-BGA
IDT74SSTUBH32868ABKG IC BUFFER 28BIT CONF DDR2 176BGA
IDT74SSTV16857PAG IC BUFFER 14BIT SSTL I/O 48TSSOP
相關代理商/技術參數(shù)
參數(shù)描述
IDT74SSTUBF32866BBFG8 功能描述:IC BUFFER 25BIT CONF DDR2 96BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產品變化通告:Product Discontinuation 25/Apr/2012 標準包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應商設備封裝:48-TSSOP 包裝:帶卷 (TR)
IDT74SSTUBF32868ABKG 功能描述:IC BUFFR 28BIT REG DDR2 176-BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產品變化通告:Product Discontinuation 25/Apr/2012 標準包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應商設備封裝:48-TSSOP 包裝:帶卷 (TR)
IDT74SSTUBF32868ABKG8 功能描述:IC BUFFER 28BIT CONF DDR2 176BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產品變化通告:Product Discontinuation 25/Apr/2012 標準包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應商設備封裝:48-TSSOP 包裝:帶卷 (TR)
IDT74SSTUBF32869ABKG 功能描述:IC BUFFER 14BIT REG DDR2 150-BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產品變化通告:Product Discontinuation 25/Apr/2012 標準包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應商設備封裝:48-TSSOP 包裝:帶卷 (TR)
IDT74SSTUBF32869ABKG8 功能描述:IC BUFFER 14BIT CONF DDR2 150BGA RoHS:是 類別:集成電路 (IC) >> 邏輯 - 專用邏輯 系列:- 產品變化通告:Product Discontinuation 25/Apr/2012 標準包裝:1,500 系列:74SSTV 邏輯類型:DDR 的寄存緩沖器 電源電壓:2.3 V ~ 2.7 V 位數(shù):14 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-TFSOP(0.240",6.10mm 寬) 供應商設備封裝:48-TSSOP 包裝:帶卷 (TR)