INPUT FREQUENCY RANGE CLK/REF
參數(shù)資料
型號: IDT5T940-10NLGI8
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 7/13頁
文件大?。?/td> 0K
描述: IC CLK GENERATOR PREC 28-VFQFPN
標(biāo)準(zhǔn)包裝: 5,000
類型: 時鐘/頻率發(fā)生器,多路復(fù)用器
PLL:
主要目的: 以太網(wǎng),SONET/SDH
輸入: LVDS,LVPECL,LVTTL
輸出: LVDS
電路數(shù): 1
比率 - 輸入:輸出: 2:2
差分 - 輸入:輸出: 是/是
頻率 - 最大: 666.52MHz
電源電壓: 2.375 V ~ 3.465 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 28-VFQFN 裸露焊盤
供應(yīng)商設(shè)備封裝: 28-VFQFPN(6x6)
包裝: 帶卷 (TR)
其它名稱: 5T940-10NLGI8
3
INDUSTRIALTEMPERATURERANGE
IDT5T940
PRECISION CLOCKGENERATOROC-192APPLICATIONS
INPUT FREQUENCY RANGE
CLK/REF[1:0]
Input Frequency Range
H H
19.4MHz - 20.9MHz
H M
reserved
HL
38.8MHz - 41.7MHz
M H
77.7MHz - 83.4MHz
M M
AutomaticDetection
ML
155.5MHz - 167MHz
LH
311MHz - 334MHz
LM
reserved
LL
622MHz - 667MHz
PLL BANDWIDTH SELECTION
PLLBW[1:0]
Min.
Max.
Min. CLKIN/REFIN
LL
65KHz
120KHz
19.44MHz
LH
250KHz
500KHz
19.44MHz
HL
1MHz
2MHz
38.88MHz
H H
4MHz
8MHz
155.52MHz
OUTPUT FREQUENCY RANGE
SELmode
QOUT/QOUT
QREG/QREG
Unit
L
155.5-166.6
regeneratedCLKIN/CLKIN
MHz
M
622-666.5
155.5-166.6
MHz
H
622-666.5
regeneratedCLKIN/CLKIN
MHz
PIN DESCRIPTION
Pin Name
I/O
Type
Description
CLKIN, CLKIN
I
Adjustable(1)
Differentialorsingle-endedclockinputsignal. Fordifferential,LVPECLorLVDSsupported. Ifleftopen-circuited,inputswillfloat
toLVTTLthresholdvoltagesothateitherinputmaybeusedasasingle-endedinput. Acapacitortogroundshouldbeconnected
onthefloatinginput.
REFIN, REFIN
I
Adjustable(1)
Differentialreferenceclockinput. ThereferenceclockinputisusedasaninputtothePLLwhenCLKIN/CLKINfails. Differential
orsingle-endedclockinputsignal. Fordifferential,LVPECLorLVDSsupported. Ifleftopen-circuited,inputswillfloattoLVTTL
thresholdvoltagesothateitherinputmaybeusedasasingle-endedinput. Acapacitortogroundshouldbeconnectedonthe
floatinginput.
CLK/REF[1:0]
I
3-level(2)
3 level inputs controlling PLL feedback divider ratio. Automatic detection is used if both inputs are MID.
SELmode
I
3-level(2)
3levelinputtoselectoutputfrequencyrangeforQOUT/QOUT andQREG/QREG (seeOutputFrequencyRangetable)
PLLBW[1:0]
I
LVTTL
PLLBandwidthSelectInputs(seePLLBandwidthSelectiontable)
PD
I
LVTTL
Power Down Control. Shuts off entire chip when LOW.
QOUT, QOUT
0
Adjustable(3)
Differential clock output. LVPECL or LVDS outputs.
QREG, QREG
0
Adjustable(3)
Regenerated clock output from CLKIN/CLKIN, LVPECL, or LVDS outputs.
LOCK
0
LVTTL
LOW when PLL is locked to CLKIN, HIGH in all other conditions
VDD
PWR
Power Supply
GND
PWR
Ground
NOTES:
1. Inputs are capable of translating the following interface standards:
Single-ended 3.3V LVTTL levels
Single-ended 2.5V LVTTL levels
Differential LVPECL levels
Differential LVDS levels
2. 3-level inputs are static inputs and must be tied to VDD or GND or left floating.
3. Outputs can be LVPECL or LVDS.
LOCK
FREQUENCYDETECTOR
The 5T940 will lock to, and track, a valid CLKIN signal; LOCK will be low
when this has occurred. If CLKIN fails, the 5T940 PLL will smoothly switch
to lock to REFIN without generating any glitches on the output. The fact that
the PLL is locked to REFIN rather than CLKIN is indicated by a high state on
LOCK. When a valid input is then applied to CLKIN, the 5T940 will smoothly
switchbacktolockingonCLKIN,andLOCK willgolow. LOCK willalsoswitch
tohighshouldthefrequencyofCLKINdriftclosetothelimitsoftheVCOtuning
range.
相關(guān)PDF資料
PDF描述
SI5324C-C-GMR IC CLOCK MULT 2KHZ-346MHZ 36VQFN
SI5319B-C-GMR IC CLOCK MULT/ATTENUATOR 36QFN
VE-B2M-MW-F2 CONVERTER MOD DC/DC 10V 100W
VE-B2J-MW-F1 CONVERTER MOD DC/DC 36V 100W
IDTQS3253S1G IC MUX/DEMUX DUAL 4:1 16SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
IDT5T940-30NLGI 功能描述:IC CLK GENERATOR PREC 28-VFQFPN RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標(biāo)準(zhǔn)包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復(fù)用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
IDT5T940-30NLGI8 功能描述:IC CLK GENERATOR PREC 28-VFQFPN RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標(biāo)準(zhǔn)包裝:1,500 系列:- 類型:時鐘緩沖器/驅(qū)動器 PLL:是 主要目的:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 電源電壓:3.3V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:帶卷 (TR) 其它名稱:93786AFT
IDT5T9820NLGI 功能描述:IC CLK DRIVER ZD PLL 68-VFQFPN RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:39 系列:- 類型:* PLL:帶旁路 輸入:時鐘 輸出:時鐘 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 頻率 - 最大:170MHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:* 封裝/外殼:* 供應(yīng)商設(shè)備封裝:* 包裝:*
IDT5T9820NLGI8 功能描述:IC CLK DRIVER ZD PLL 68-VFQFPN RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:39 系列:- 類型:* PLL:帶旁路 輸入:時鐘 輸出:時鐘 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 頻率 - 最大:170MHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:* 封裝/外殼:* 供應(yīng)商設(shè)備封裝:* 包裝:*
IDT5T9820NLI 功能描述:IC CLK DRIVER ZD PLL 68-VFQFPN RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:39 系列:- 類型:* PLL:帶旁路 輸入:時鐘 輸出:時鐘 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 頻率 - 最大:170MHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:* 封裝/外殼:* 供應(yīng)商設(shè)備封裝:* 包裝:*