參數(shù)資料
型號: ICS9248BF-138T
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 3/12頁
文件大?。?/td> 0K
描述: IC FREQ GENERATOR/BUFFER 48-SSOP
標準包裝: 1,000
類型: 時鐘/頻率發(fā)生器,扇出緩沖器(分配)
PLL:
主要目的: Intel CPU 服務器
輸入: 晶體
輸出: 時鐘
電路數(shù): 1
比率 - 輸入:輸出: 1:26
差分 - 輸入:輸出: 無/無
頻率 - 最大: 200MHz
電源電壓: 3.135 V ~ 3.465 V
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 48-BSSOP(0.295",7.50mm 寬)
供應商設備封裝: 48-SSOP
包裝: 帶卷 (TR)
其它名稱: 9248BF-138T
11
ICS9248-138
0342C—08/26/03
PD# Timing Diagram
The power down selection is used to put the part into a very low power state without turning off the power to the part. PD#
is an asynchronous active low input. This signal needs to be synchronized internal to the device prior to powering down
the clock synthesizer.
Internal clocks are not running after the device is put in power down. When PD# is active low all clocks need to be driven
to a low value and held prior to turning off the VCOs and crystal. The power up latency needs to be less than 3 mS. The
power down latency should be as short as possible but conforming to the sequence requirements shown below. The REF
and 48MHz clocks are expected to be stopped in the LOW state as soon as possible. Due to the state of the internal logic,
stopping and holding the REF clock outputs in the LOW state may require more than one clock cycle to complete.
Notes:
1. All timing is referenced to the Internal CPUCLK (defined as inside the ICS9248 device).
2. As shown, the outputs Stop Low on the next falling edge after PD# goes low.
3. PD# is an asynchronous input and metastable conditions may exist. This signal is synchronized inside this part.
4. The shaded sections on the VCO and the Crystal signals indicate an active clock.
5. Diagrams shown with respect to 133MHz. Similar operation when CPU is 100MHz.
CPUCLK
3V66
PCICLK
VCO
Crystal
PD#
相關PDF資料
PDF描述
VI-BTP-MW-F2 CONVERTER MOD DC/DC 13.8V 100W
CY505YC64DTT IC CLK CK505 BROADWATER 64TSSOP
VI-BTM-MW-F1 CONVERTER MOD DC/DC 10V 100W
CS3106A-36-79S CONN PLUG 20POS STRAIGHT W/SCKT
D38999/24FJ24PA CONN RCPT 24POS JAM NUT W/PINS
相關代理商/技術參數(shù)
參數(shù)描述
ICS9248BF-146LFT 功能描述:IC FREQUENCY GENERATOR 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應商設備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
ICS9248BF-195 功能描述:IC FREQ GENERATOR/BUFFER 48-SSOP RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應商設備封裝:64-TSSOP 包裝:管件
ICS9248BF-55 制造商:ICS 制造商全稱:ICS 功能描述:Pentium/Pro/IITM System Clock Chip
ICS9248BF-81LF 功能描述:IC FREQ GENERATOR/BUFFER 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應商設備封裝:64-TSSOP 包裝:管件
ICS9248BF-81LFT 功能描述:IC FREQ GENERATOR/BUFFER 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應商設備封裝:64-TSSOP 包裝:管件