參數(shù)資料
型號: ICS571MT
廠商: INTEGRATED CIRCUIT TECHNOLOGY CORP
元件分類: 時鐘及定時
英文描述: 571 SERIES, PLL BASED CLOCK DRIVER, 2 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO8
封裝: SOIC-8
文件頁數(shù): 2/4頁
文件大?。?/td> 1926K
代理商: ICS571MT
ICS571
Low Phase Noise Zero Delay Buffer
MDS 571 F
2
Revision 062006
Printed 06/20/06
Integrated Circuit Systems, Inc.525 Race StreetSan JoseCA95126(408)297-1201tel(408)295-9818fax
Number
Name
Type
Description
1
ICLK
CI
Reference clock input.
2
VDD
P
Connect to +3.3V or +5V. Must be same as other VDD.
3
GND
P
Connect to ground.
4
CLK/2
O
Clock output per Table above. Low skew divide by two of pin 7 clock.
5
GND
P
Connect to ground.
6
VDD
P
Connect to +3.3V or +5V. Must be same as other VDD.
7
CLK
O
Clock output per Table above.
8
FBIN
CI
Feedback clock input. Connect to CLK or CLK/2 per table above.
Pin Descriptions
Key: CI = clock input, I = input, O = output, P = power supply connection
External Components
The ICS571 requires a 0.01 F decoupling capacitor to be connected between VDD and GND on each
side of the chip (between pins 2 and 3, and also between pins 6 and 5). They must be connected close to
the ICS571 to minimize lead inductance. No external power supply filtering is required for this device.
A 33
terminating resistor can be used next to each output pin.
Pin Assignment
1
8
2
3
4
7
6
5
ICLK
VDD
GND
CLK/2
FBIN
CLK
VDD
GND
Feedback From
CLK
CLK/2
Input Range
CLK
Input clock frequency
Input clock frequency/2
20 -160 MHz
CLK/2
2xInput clock frequency
Input clock frequency
10 - 80 MHz
Feedback Configuration Table and Frequency Ranges (at 3.3V)
相關(guān)PDF資料
PDF描述
ICS571MLF 571 SERIES, PLL BASED CLOCK DRIVER, 2 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO8
ICS571M 571 SERIES, PLL BASED CLOCK DRIVER, 2 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO8
ICS574MILF 574 SERIES, PLL BASED CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO8
ICS574MLFT 574 SERIES, PLL BASED CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO8
ICS574M 574 SERIES, PLL BASED CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO8
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS574 制造商:ICS 制造商全稱:ICS 功能描述:Zero Delay, Low Skew Buffer
ICS574M 功能描述:IC CLOCK ZDB 1:4 160MHZ 8SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS574MI 功能描述:IC CLOCK ZDB 1:4 160MHZ 8SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS574MILF 功能描述:IC CLOCK ZDB 1:4 160MHZ 8SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標準包裝:2,000 系列:- 類型:PLL 頻率合成器 PLL:是 輸入:晶體 輸出:時鐘 電路數(shù):1 比率 - 輸入:輸出:1:1 差分 - 輸入:輸出:無/無 頻率 - 最大:1GHz 除法器/乘法器:是/無 電源電壓:4.5 V ~ 5.5 V 工作溫度:-20°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-LSSOP(0.175",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-SSOP 包裝:帶卷 (TR) 其它名稱:NJW1504V-TE1-NDNJW1504V-TE1TR
ICS574MILFT 功能描述:IC CLOCK ZDB 1:4 160MHZ 8SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標準包裝:2,000 系列:- 類型:PLL 時鐘發(fā)生器 PLL:帶旁路 輸入:LVCMOS,LVPECL 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:2:11 差分 - 輸入:輸出:是/無 頻率 - 最大:240MHz 除法器/乘法器:是/無 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應(yīng)商設(shè)備封裝:32-TQFP(7x7) 包裝:帶卷 (TR)