參數(shù)資料
型號: ICS342MLF
英文描述: FIELD PROGRAMMABLE DUAL OUTPUT SS VERSACLOCK SYNTHESIZER
中文描述: 現(xiàn)場可編程雙輸出不銹鋼VERSACLOCK合成器
文件頁數(shù): 5/7頁
文件大?。?/td> 151K
代理商: ICS342MLF
Field Programmable Dual Output SS VersaClock
MDS 342 F
5
Revision 090704
Integrated Circuit Systems, Inc.
525 Race Street, San Jose, CA 95126
tel (408) 297-1201
www.icst.com
ICS342
Note 1: Example with 25 MHz crystal input with two outputs of 33.3 MHz, no load, and VDD = 3.3 V.
AC Electrical Characteristics
Unless stated otherwise,
VDD = 3.3V ±5%
, Ambient Temperature -40 to +85
°
C
Parameter
Symbol
Input Frequency
Note 1: Measured with 15 pF load.
Note 2: Duty Cycle is configuration dependent. Most configurations are minimum 45% and maximum 55%.
Note 3: ICS test mode output occurs for first 170 clock cycles on CLK2 for each PLL powered up. PDTS
transition high on select address change.
Output High Voltage
(CMOS High)
Output High Voltage
Output Low Voltage
Short Circuit Current
Nominal Output
Impedance
Internal pull-up resistor
Internal pull-down
resistor
Input Capacitance
V
OH
I
OH
= -4 mA
VDD-0.4
V
V
OH
V
OL
I
OS
Z
O
I
OH
= -12 mA
I
OL
= 12mA
2.4
V
V
0.4
±70
20
mA
R
PUP
R
PD
SEL, PDTS pins
CLK output
250
525
k
k
C
IN
Inputs
4
pF
Conditions
Min.
5
2
0.25
Typ.
Max.
27
50
200
Units
MHz
MHz
MHz
ns
ns
%
ms
F
IN
Fundamental Crystal
Input Clock
Output Frequency
Output Rise Time
Output Fall Time
Duty Cycle
Power-up time
t
OR
t
OF
20% to 80%, Note 1
80% to 20%, Note 1
Note 2
PLL lock time from
power-up, Note 3
PDTS goes high until
stable CLK output, Spread
Spectrum Off, Note 3
PDTS goes high until
stable CLK output, Spread
Spectrum On, Note 3
Configuration Dependent
Deviation from Mean.
Configuration Dependent
1
1
40
49-51
4
60
10
0.2
2
ms
4
7
ms
One Sigma Clock Period Jitter
Maximum Absolute Jitter
50
ps
ps
t
ja
+200
Parameter
Symbol
Conditions
Min.
Typ.
Max.
Units
相關(guān)PDF資料
PDF描述
ICS342MP FIELD PROGRAMMABLE DUAL OUTPUT SS VERSACLOCK SYNTHESIZER
ICS343MIP Field Programmable Triple Output SS VersaClock Synthesizer
ICS343MLF Field Programmable Triple Output SS VersaClock Synthesizer
ICS343 Field Programmable Triple Output SS VersaClock Synthesizer
ICS343MP Field Programmable Triple Output SS VersaClock Synthesizer
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS342MP 功能描述:IC VERSACLOCK SYNTHESIZER 8-SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:VersaClock™ 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS342MPLF 功能描述:IC VERSACLOCK SYNTHESIZER 8-SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:VersaClock™ 標準包裝:2,000 系列:- 類型:PLL 頻率合成器 PLL:是 輸入:晶體 輸出:時鐘 電路數(shù):1 比率 - 輸入:輸出:1:1 差分 - 輸入:輸出:無/無 頻率 - 最大:1GHz 除法器/乘法器:是/無 電源電壓:4.5 V ~ 5.5 V 工作溫度:-20°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-LSSOP(0.175",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-SSOP 包裝:帶卷 (TR) 其它名稱:NJW1504V-TE1-NDNJW1504V-TE1TR
ICS342MPLFT 功能描述:IC VERSACLOCK SYNTHESIZER 8-SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:VersaClock™ 標準包裝:2,000 系列:- 類型:PLL 時鐘發(fā)生器 PLL:帶旁路 輸入:LVCMOS,LVPECL 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:2:11 差分 - 輸入:輸出:是/無 頻率 - 最大:240MHz 除法器/乘法器:是/無 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應(yīng)商設(shè)備封裝:32-TQFP(7x7) 包裝:帶卷 (TR)
ICS342MPT 功能描述:IC VERSACLOCK SYNTHESIZER 8-SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:VersaClock™ 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標準包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS343 制造商:ICSI 制造商全稱:Integrated Circuit Solution Inc 功能描述:Field Programmable Triple Output SS VersaClock Synthesizer