參數(shù)資料
型號(hào): EPM7512AEBC256-6
廠商: ALTERA CORP
元件分類: PLD
英文描述: EE PLD, 6 ns, PBGA256
封裝: BGA-256
文件頁數(shù): 29/51頁
文件大?。?/td> 1559K
代理商: EPM7512AEBC256-6
Altera Corporation
629
MAX 7000A Programmable Logic Device Family Data Sheet
Preliminary Information
Table 19. MAX 7000AE External Timing Parameters
Symbol
Parameter
Conditions
Speed Grade
Unit
-7
-10
-12
Min
Max
Min
Max
Min
Max
tPD1
Input to non-registered output
C1 = 35 pF
7.5
10.0
12.0
ns
tPD2
I/O input to non-registered
output
C1 = 35 pF
7.5
10.0
12.0
ns
tSU
Global clock setup time
4.9
6.6
7.8
ns
tH
Global clock hold time
0.0
ns
tFSU
Global clock setup time of fast
input
3.0
ns
tFH
Global clock hold time of fast
input
0.0
ns
tCO1
Global clock to output delay
C1 = 35 pF
1.0
4.5
1.0
5.9
1.0
7.1
ns
tCH
Global clock high time
3.0
4.0
5.0
ns
tCL
Global clock low time
3.0
4.0
5.0
ns
tASU
Array clock setup time
1.6
2.1
2.4
ns
tAH
Array clock hold time
2.1
3.4
4.4
ns
tACO1
Array clock to output delay
C1 = 35 pF
7.8
10.4
12.5
ns
tACH
Array clock high time
3.0
4.0
5.0
ns
tACL
Array clock low time
3.0
4.0
5.0
ns
tCNT
Minimum global clock period
8.4
11.2
13.3
ns
fCNT
Maximum internal global clock
frequency
119.0
89.3
75.2
MHz
tACNT
Minimum array clock period
8.4
11.2
13.3
ns
fACNT
Maximum internal array clock
frequency
119.0
89.3
75.2
MHz
fMAX
Maximum clock frequency
166.7
125.0
100.0
MHz
Table 20. MAX 7000AE Internal Timing Parameters (Part 1 of 2)
Symbol
Parameter
Conditions
Speed Grade
Unit
-7
-10
-12
Min
Max
Min
Max
Min
Max
tIN
Input pad and buffer delay
0.4
0.6
0.7
ns
tIO
I/O input pad and buffer delay
0.4
0.6
0.7
ns
tFIN
Fast input delay
3.3
3.7
4.1
ns
tSEXP
Shared expander delay
3.6
4.9
5.9
ns
相關(guān)PDF資料
PDF描述
EPM7032AELC44-5 EE PLD, 5 ns, PQCC44
EPM7032AELI44-5 EE PLD, 5 ns, PQCC44
EPM7064AELC44-5 EE PLD, 5 ns, PQCC44
EPM7064AELI44-5 EE PLD, 5 ns, PQCC44
EPM7128AELC84-6 EE PLD, 6 ns, PQCC84
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7512AEBC256-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7512AEBI256-10 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7512AEBI256-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7512AEFC25610 制造商:Altera Corporation 功能描述:
EPM7512AEFC256-10 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100