<table id="4d10c"><meter id="4d10c"><sub id="4d10c"></sub></meter></table>
  • <form id="4d10c"><meter id="4d10c"><output id="4d10c"></output></meter></form>
    <samp id="4d10c"><thead id="4d10c"></thead></samp>
    參數(shù)資料
    型號: EPM7064STC44-10N
    廠商: Altera
    文件頁數(shù): 12/66頁
    文件大?。?/td> 0K
    描述: IC MAX 7000 CPLD 64 44-TQFP
    標(biāo)準(zhǔn)包裝: 160
    系列: MAX® 7000
    可編程類型: 系統(tǒng)內(nèi)可編程
    最大延遲時間 tpd(1): 10.0ns
    電壓電源 - 內(nèi)部: 4.75 V ~ 5.25 V
    邏輯元件/邏輯塊數(shù)目: 4
    宏單元數(shù): 64
    門數(shù): 1250
    輸入/輸出數(shù): 36
    工作溫度: 0°C ~ 70°C
    安裝類型: 表面貼裝
    封裝/外殼: 44-TQFP
    供應(yīng)商設(shè)備封裝: 44-TQFP(10x10)
    包裝: 托盤
    產(chǎn)品目錄頁面: 603 (CN2011-ZH PDF)
    其它名稱: 544-2020
    EPM7064STC44-10N-ND
    2
    Altera Corporation
    MAX 7000 Programmable Logic Device Family Data Sheet
    ...and More
    Features
    Open-drain output option in MAX 7000S devices
    Programmable macrocell flipflops with individual clear, preset,
    clock, and clock enable controls
    Programmable power-saving mode for a reduction of over 50% in
    each macrocell
    Configurable expander product-term distribution, allowing up to
    32 product terms per macrocell
    44 to 208 pins available in plastic J-lead chip carrier (PLCC), ceramic
    pin-grid array (PGA), plastic quad flat pack (PQFP), power quad flat
    pack (RQFP), and 1.0-mm thin quad flat pack (TQFP) packages
    Programmable security bit for protection of proprietary designs
    3.3-V or 5.0-V operation
    –MultiVoltTM I/O interface operation, allowing devices to
    interface with 3.3-V or 5.0-V devices (MultiVolt I/O operation is
    not available in 44-pin packages)
    Pin compatible with low-voltage MAX 7000A and MAX 7000B
    devices
    Enhanced features available in MAX 7000E and MAX 7000S devices
    Six pin- or logic-driven output enable signals
    Two global clock signals with optional inversion
    Enhanced interconnect resources for improved routability
    Fast input setup times provided by a dedicated path from I/O
    pin to macrocell registers
    Programmable output slew-rate control
    Software design support and automatic place-and-route provided by
    Altera’s development system for Windows-based PCs and Sun
    SPARCstation, and HP 9000 Series 700/800 workstations
    Table 2. MAX 7000S Device Features
    Feature
    EPM7032S
    EPM7064S
    EPM7128S
    EPM7160S
    EPM7192S
    EPM7256S
    Usable gates
    600
    1,250
    2,500
    3,200
    3,750
    5,000
    Macrocells
    32
    64
    128
    160
    192
    256
    Logic array
    blocks
    24
    8
    10
    12
    16
    Maximum
    user I/O pins
    36
    68
    100
    104
    124
    164
    tPD (ns)
    5
    6
    7.5
    tSU (ns)
    2.9
    3.4
    4.1
    3.9
    tFSU (ns)
    2.5
    3
    tCO1 (ns)
    3.2
    4
    3.9
    4.7
    fCNT (MHz)
    175.4
    147.1
    149.3
    125.0
    128.2
    相關(guān)PDF資料
    PDF描述
    EPM240ZM68C7N IC MAX IIZ CPLD 240 LE 68-MBGA
    RBB108DHLT CONN EDGECARD 216PS DIP .050 SLD
    EPM240T100C5 IC MAX II CPLD 240 LE 100-TQFP
    EPM240F100C5N IC MAX II CPLD 240 LE 100-FBGA
    LLL185R71A104MA11L CAP CER 0.1UF 10V 20% X7R 0306
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EPM7064STC44-5 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 64 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    EPM7064STC44-5F 功能描述:IC MAX 7000 CPLD 64 44-TQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:MAX® 7000 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
    EPM7064STC44-5N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 64 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    EPM7064STC44-6 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 64 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    EPM7064STC44-6N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 64 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100