參數(shù)資料
型號: EPM7032AELC44-5
廠商: ALTERA CORP
元件分類: PLD
英文描述: EE PLD, 5 ns, PQCC44
封裝: PLASTIC, LCC-44
文件頁數(shù): 33/51頁
文件大?。?/td> 1559K
代理商: EPM7032AELC44-5
Altera Corporation
633
MAX 7000A Programmable Logic Device Family Data Sheet
Preliminary Information
Figure 13 shows the typical supply current versus frequency for
MAX 7000A devices.
Figure 13. ICC vs. Frequency for MAX 7000A Devices (Part 1 of 2)
VCC = 3.3 V
Room Temperature
0
Frequency (MHz)
High Speed
Low Power
50
100
150
200
181.8 MHz
56.17 MHz
250
EPM7128A & EPM7128AE
EPM7032AE
VCC = 3.3 V
Room Temperature
Frequency (MHz)
30
40
60
70
80
90
VCC = 3.3 V
Room Temperature
0
Frequency (MHz)
High Speed
Non-Turbo
50
100
150
200
192.3 MHz
58.1 MHz
250
0
50
100
150
200
250
EPM7064AE
10
50
20
15
20
30
35
40
45
High Speed
Non-Turbo
192.3 MHz
58.1 MHz
5
25
10
Typical I
Active (mA)
CC
Typical I
Active (mA)
CC
Typical I
Active (mA)
CC
60
80
120
140
160
180
20
100
40
相關(guān)PDF資料
PDF描述
EPM7032AELI44-5 EE PLD, 5 ns, PQCC44
EPM7064AELC44-5 EE PLD, 5 ns, PQCC44
EPM7064AELI44-5 EE PLD, 5 ns, PQCC44
EPM7128AELC84-6 EE PLD, 6 ns, PQCC84
EPM7128AELI84-6 EE PLD, 6 ns, PQCC84
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7032AELC44-7 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 32 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7032AELC44-7N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 32 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7032AELI44-5 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Electrically-Erasable Complex PLD
EPM7032AETA44-10N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 32 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7032AETC100-10 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:High-performance 3.3-V EEPROM-based programmable logic devices (PLDs) built on second-generation Multiple Array MatriX