<dfn id="uanmo"></dfn>
          1. <ul id="uanmo"><meter id="uanmo"><samp id="uanmo"></samp></meter></ul>
            • <thead id="uanmo"></thead><div id="uanmo"></div>
            • <dfn id="uanmo"></dfn>
            • 收藏本站
              • 您好,
                買(mǎi)賣(mài)IC網(wǎng)歡迎您。
              • 請(qǐng)登錄
              • 免費(fèi)注冊(cè)
              • 我的買(mǎi)賣(mài)
              • 新采購(gòu)0
              • VIP會(huì)員服務(wù)
              • [北京]010-87982920
              • [深圳]0755-82701186
              • 網(wǎng)站導(dǎo)航
              發(fā)布緊急采購(gòu)
              • IC現(xiàn)貨
              • IC急購(gòu)
              • 電子元器件
              VIP會(huì)員服務(wù)
              • 您現(xiàn)在的位置:買(mǎi)賣(mài)IC網(wǎng) > PDF目錄97927 > EPF10K100EFC256-1 Field Programmable Gate Array (FPGA) PDF資料下載
              參數(shù)資料
              型號(hào): EPF10K100EFC256-1
              英文描述: Field Programmable Gate Array (FPGA)
              中文描述: 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)
              文件頁(yè)數(shù): 88/120頁(yè)
              文件大小: 1901K
              代理商: EPF10K100EFC256-1
              第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)當(dāng)前第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)
              Altera Corporation
              7
              FLEX 10KE Embedded Programmable Logic Family Data Sheet
              f For more information on FLEX device configuration, see the following
              documents:
              s
              Configuration Devices for APEX & FLEX Devices Data Sheet
              s
              BitBlaster Serial Download Cable Data Sheet
              s
              ByteBlaster Parallel Port Download Cable Data Sheet
              s
              ByteBlasterMV Parallel Port Download Cable Data Sheet
              s
              Application Note 116 (Configuring APEX 20K,FLEX 10K, and FLEX 6000
              Devices)
              FLEX 10KE devices are supported by the MAX+PLUS II development
              system, which is an integrated package that offers schematic, text
              (including AHDL), and waveform design entry, compilation and logic
              synthesis, full simulation and worst-case timing analysis, and device
              configuration. The MAX+PLUS II software provides EDIF 2 0 0 and 3 0 0,
              LPM, VHDL, Verilog HDL, and other interfaces for additional design
              entry and simulation support from other industry-standard PC- and
              UNIX workstation-based EDA tools.
              The MAX+PLUS II software works easily with common gate array EDA
              tools for synthesis and simulation. For example, the MAX+PLUS II
              software can generate Verilog HDL files for simulation with tools such as
              Cadence Verilog-XL. Additionally, the MAX+PLUS II software contains
              EDA libraries that use device-specific features such as carry chains, which
              are used for fast counter and arithmetic functions. For instance, the
              Synopsys Design Compiler library supplied with the MAX+PLUS II
              development system includes DesignWare functions that are optimized
              for the FLEX 10KE architecture.
              The MAX+PLUS II development system runs on Windows-based PCs and
              Sun SPARCstation, and HP 9000 Series 700/800, and IBM RISC
              System/6000 workstations.
              f See the MAX+PLUS II Programmable Logic Development System & Software
              Data Sheet for more information.
              相關(guān)PDF資料
              PDF描述
              EPF10K100EFC256-1DX ASIC
              EPF10K100EFI672-1DX ASIC
              EPF10K100EFI672-2DX ASIC
              EPF10K100EFI672-3DX ASIC
              EPF10K100EQC208-1 Field Programmable Gate Array (FPGA)
              相關(guān)代理商/技術(shù)參數(shù)
              參數(shù)描述
              EPF10K100EFC256-1DX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ASIC
              EPF10K100EFC256-1X 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA - Flex 10K 624 LABs 191 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
              EPF10K100EFC256-2 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA - Flex 10K 624 LABs 191 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
              EPF10K100EFC256-2DX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ASIC
              EPF10K100EFC256-2X 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA - Flex 10K 624 LABs 191 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
              發(fā)布緊急采購(gòu),3分鐘左右您將得到回復(fù)。

              采購(gòu)需求

              (若只采購(gòu)一條型號(hào),填寫(xiě)一行即可)

              發(fā)布成功!您可以繼續(xù)發(fā)布采購(gòu)。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

              發(fā)布成功!您可以繼續(xù)發(fā)布采購(gòu)。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

              *型號(hào) *數(shù)量 廠商 批號(hào) 封裝
              添加更多采購(gòu)

              我的聯(lián)系方式

              *
              *
              *
              • VIP會(huì)員服務(wù) |
              • 廣告服務(wù) |
              • 付款方式 |
              • 聯(lián)系我們 |
              • 招聘銷售 |
              • 免責(zé)條款 |
              • 網(wǎng)站地圖

              感谢您访问我们的网站,您可能还对以下资源感兴趣:

              两性色午夜免费视频
              <tr id="qu2yi"><button id="qu2yi"></button></tr>

              <span id="qu2yi"><tr id="qu2yi"></tr></span>

                    <li id="qu2yi"></li>
                  • <thead id="qu2yi"></thead>
                    <div id="qu2yi"><acronym id="qu2yi"></acronym></div>