參數(shù)資料
型號(hào): EP20K600E
廠商: Altera Corporation
英文描述: Programmable Logic Device Family
中文描述: 可編程邏輯器件系列
文件頁數(shù): 70/117頁
文件大?。?/td> 570K
代理商: EP20K600E
70
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Figures 38
and
39
show the asynchronous and synchronous timing
waveforms, respectively, for the ESB macroparameters in
Table 31
.
Figure 38. ESB Asynchronous Timing Waveforms
ESB Asynchronous Write
ESB Asynchronous Read
RE
a0
d0
d3
t
ESBARC
a1
a2
a3
d2
d1
Rdaddress
Data-Out
WE
a0
din1
dout2
t
ESBDD
a1
a2
din1
din0
t
ESBWCCOMB
t
ESBWASU
t
ESBWAH
t
ESBWDH
t
ESBWDSU
t
ESBWP
din0
Data-In
Wraddress
Data-Out
相關(guān)PDF資料
PDF描述
EP20K60E Programmable Logic Device Family
EP220 Classic EPLDs
EP220-10 Classic EPLDs
EP220-10A Classic EPLDs
EP220-12 Classic EPLDs
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K600EBC652-1 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 2432 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K600EBC652-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K600EBC652-1X 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 2432 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K600EBC652-2 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 2432 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K600EBC652-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA