參數資料
型號: EP20K400EFC672-2X
廠商: Altera
文件頁數: 55/117頁
文件大?。?/td> 0K
描述: IC APEX 20KE FPGA 400K 672-FBGA
產品培訓模塊: Three Reasons to Use FPGA's in Industrial Designs
標準包裝: 40
系列: APEX-20K®
LAB/CLB數: 1664
邏輯元件/單元數: 16640
RAM 位總計: 212992
輸入/輸出數: 488
門數: 1052000
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 672-BBGA
供應商設備封裝: 672-BGA(27x27)
其它名稱: 544-2095
42
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Each IOE drives a row, column, MegaLAB, or local interconnect when
used as an input or bidirectional pin. A row IOE can drive a local,
MegaLAB, row, and column interconnect; a column IOE can drive the
column interconnect. Figure 27 shows how a row IOE connects to the
interconnect.
Figure 27. Row IOE Connection to the Interconnect
Row Interconnect
MegaLAB Interconnect
Any LE can drive a
pin through the row,
column, and MegaLAB
interconnect.
An LE can drive a pin through the
local interconnect for faster
clock-to-output times.
IOE
Each IOE can drive local,
MegaLAB, row, and column
interconnect. Each IOE data
and OE signal is driven by
the local interconnect.
LAB
相關PDF資料
PDF描述
AMM24DTMD-S189 CONN EDGECARD 48POS R/A .156 SLD
206802-1 CONN D-SUB PLUG HSING 37POS STD
ASM36DTMD CONN EDGECARD 72POS R/A .156 SLD
AYM36DTMD CONN EDGECARD 72POS R/A .156 SLD
206063-2 CONN D-SUB PLUG HD 44POS
相關代理商/技術參數
參數描述
EP20K400EFC672-3 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 1664 Macro 488 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K400EFC672-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K400EFC672-3N 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 1664 Macro 488 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K400EFI672-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K400EFI672-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA