參數(shù)資料
型號(hào): EP20K200BC356-2ES
英文描述: 5V, Byte Alterable EEPROM; Temperature Range: -55°C to 125°C; Package: 32-CLCC
中文描述: FPGA的
文件頁數(shù): 64/114頁
文件大?。?/td> 1623K
代理商: EP20K200BC356-2ES
Altera Corporation
53
APEX 20K Programmable Logic Device Family Data Sheet
Tables 17 and 18 summarize the ClockLock and ClockBoost parameters
for APEX 20KE devices.
Table 17. APEX 20KE ClockLock & ClockBoost Parameters
Symbol
Parameter
Condition
Min
Typ
Max
Unit
tR
Input rise time
5ns
tF
Input fall time
5ns
tINDUTY
Input duty cycle
40
60
%
tINJITTER
Input jitter peak-to-peak
2
% of input
period
peak-to-
peak
tOUTJITTER Jitter on ClockLock or ClockBoost-
generated clock
0.35
% of
output period
RMS
tOUTDUTY
Duty cycle for ClockLock or
ClockBoost-generated clock
45
55
%
tLOCK (2),
Time required for ClockLock or
ClockBoost to acquire lock
40
s
相關(guān)PDF資料
PDF描述
EP20K200CF484I7ES 256K, 32K x 8 Bit; 5 Volt, Byte Alterable EEPROM; Temperature Range: -40°C to 85°C; Package: 28-CerDIP
EP20K200CF484I8ES ASIC
EP20K200CF484I9ES ASIC
EP20K200CF672C7 256K, 32K x 8 Bit; 5 Volt, Byte Alterable EEPROM; Temperature Range: -55°C to 125°C; Package: 28-CerDIP
EP20K200CF672C8 256K, 32K x 8 Bit; 5 Volt, Byte Alterable EEPROM; Temperature Range: -55°C to 125°C; Package: 28-CerDIP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K200BC356-3 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 832 Macro 277 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K200BC356-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K200BI356-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K200BI356-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K200BI356-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA