參數(shù)資料
型號: EP20K1500EBI652-1ES
英文描述: CMOS Clock Generator Driver; Temperature Range: -55°C to 125°C; Package: 18-CerDIP
中文描述: FPGA的
文件頁數(shù): 8/114頁
文件大小: 1623K
代理商: EP20K1500EBI652-1ES
Altera Corporation
105
APEX 20K Programmable Logic Device Family Data Sheet
Table 98. EP20K600E Minimum Pulse Width Timing Parameters
Symbol
-1 Speed Grade
-2 Speed Grade
-3 Speed Grade
Unit
Min
Max
Min
Max
Min
Max
tCH
2.00
2.50
2.75
ns
tCL
2.00
2.50
2.75
ns
tCLRP
0.18
0.26
0.34
ns
tPREP
0.18
0.26
0.34
ns
tESBCH
2.00
2.50
2.75
ns
tESBCL
2.00
2.50
2.75
ns
tESBWP
1.17
1.68
2.18
ns
tESBRP
0.95
1.35
1.76
ns
Table 99. EP20K600E External Timing Parameters
Symbol
-1 Speed Grade
-2 Speed Grade
-3 Speed Grade
Unit
Min
Max
Min
Max
Min
Max
tINSU
2.74
2.87
ns
tINH
0.00
ns
tOUTCO
2.00
5.51
2.00
6.06
2.00
6.61
ns
tINSUPLL
1.86
1.96
-
ns
tINHPLL
0.00
-
ns
tOUTCOPLL
0.50
2.62
0.50
2.91
-
ns
Table 100. EP20K600E External Bidirectional Timing Parameters
Symbol
-1 Speed Grade
-2 Speed Grade
-3 Speed Grade
Unit
Min
Max
Min
Max
Min
Max
tINSUBIDIR
0.64
0.98
1.08
ns
tINHBIDIR
0.00
ns
tOUTCOBIDIR
2.00
5.51
2.00
6.06
2.00
6.61
ns
tXZBIDIR
6.10
6.74
7.10
ns
tZXBIDIR
6.10
6.74
7.10
ns
tINSUBIDIRPLL
2.26
2.68
-
ns
tINHBIDIRPLL
0.00
-
ns
tOUTCOBIDIRPLL
0.50
2.62
0.50
2.91
-
ns
tXZBIDIRPLL
3.21
3.59
-
ns
tZXBIDIRPLL
3.21
3.59
-
ns
相關PDF資料
PDF描述
EP20K1500EBI652-2ES FPGA
EP20K1500EBI652-3ES High Performance Microprocessor with Memory Management and Protection; Temperature Range: -55°C to 125°C; Package: 68-PGA
EP20K1500EFC1020-1 FPGA
EP20K1500EFC1020-1ES FPGA
EP20K1500EFC1020-1X Advanced Synchronous Rectified Buck MOSFET Drivers with Protection Features; Temperature Range: See Datasheet; Package: 8-SOIC T&R
相關代理商/技術參數(shù)
參數(shù)描述
EP20K1500EBI652-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1500EBI652-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1500EFC1020-1 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1500EFC1020-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1500EFC1020-1X 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA