參數資料
型號: EP20K1500CF1020I9
英文描述: ASIC
中文描述: 專用集成電路
文件頁數: 32/114頁
文件大?。?/td> 1623K
代理商: EP20K1500CF1020I9
24
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Figure 12. APEX 20KE FastRow Interconnect
Table 9 summarizes how various elements of the APEX 20K architecture
drive each other.
IOE
FastRow Interconnect
Drives Local Interconnect
in Two MegaLAB Structures
MegaLAB
Local
Interconnect
Select Vertical I/O Pins
Drive Local Interconnect
and FastRow
Interconnect
FastRow
Interconnect
LEs
LABs
相關PDF資料
PDF描述
EP20K1500EBC652-1ES FPGA
EP20K1500EBC652-2ES FPGA
EP20K1500EFI1020-1ES FPGA
EP20K1500EFI1020-1X 5V, Byte Alterable E2PROM; Temperature Range: 0&degC to 70°C; Package: 32-CerDIP
EP20K1500EFI1020-2 5V, Byte Alterable E2PROM; Temperature Range: -40°C to 85°C; Package: 32-CerDIP
相關代理商/技術參數
參數描述
EP20K1500E 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Programmable Logic Device Family
EP20K1500EBC652-1 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 3456 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1500EBC652-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1500EBC652-1X 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 3456 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1500EBC652-2 功能描述:FPGA - 現場可編程門陣列 CPLD - APEX 20K 3456 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256