參數(shù)資料
型號(hào): EP20K100RI240-3ES
英文描述: FPGA
中文描述: FPGA的
文件頁數(shù): 32/114頁
文件大?。?/td> 1623K
代理商: EP20K100RI240-3ES
24
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Figure 12. APEX 20KE FastRow Interconnect
Table 9 summarizes how various elements of the APEX 20K architecture
drive each other.
IOE
FastRow Interconnect
Drives Local Interconnect
in Two MegaLAB Structures
MegaLAB
Local
Interconnect
Select Vertical I/O Pins
Drive Local Interconnect
and FastRow
Interconnect
FastRow
Interconnect
LEs
LABs
相關(guān)PDF資料
PDF描述
EP20K100TC144-1 Field Programmable Gate Array (FPGA)
EP20K1500EBC652-3ES FPGA
EP20K1500EBI652-1ES CMOS Clock Generator Driver; Temperature Range: -55°C to 125°C; Package: 18-CerDIP
EP20K1500EBI652-2ES FPGA
EP20K1500EBI652-3ES High Performance Microprocessor with Memory Management and Protection; Temperature Range: -55°C to 125°C; Package: 68-PGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K100TC144-1 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 416 Macro 101 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K100TC144-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K100TC144-1N 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 416 Macro 101 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K100TC144-1X 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 416 Macro 101 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K100TC144-2 制造商:Rochester Electronics LLC 功能描述:- Bulk