Tables 103 through 108 describe f
參數(shù)資料
型號: EP20K100EFC324-1
廠商: Altera
文件頁數(shù): 12/117頁
文件大小: 0K
描述: IC APEX 20KE FPGA 100K 324-FBGA
產(chǎn)品培訓模塊: Three Reasons to Use FPGA's in Industrial Designs
標準包裝: 84
系列: APEX-20K®
LAB/CLB數(shù): 416
邏輯元件/單元數(shù): 4160
RAM 位總計: 53248
輸入/輸出數(shù): 246
門數(shù): 263000
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 324-BGA
供應商設備封裝: 324-FBGA(19x19)
其它名稱: 544-2090
Altera Corporation
109
APEX 20K Programmable Logic Device Family Data Sheet
Tables 103 through 108 describe fMAX LE Timing Microparameters, fMAX
ESB Timing Microparameters, fMAX Routing Delays, Minimum Pulse
Width Timing Parameters, External Timing Parameters, and External
Bidirectional Timing Parameters for EP20K1500E APEX 20KE devices.
Table 102. EP20K1000E External Bidirectional Timing Parameters
Symbol
-1 Speed Grade
-2 Speed Grade
-3 Speed Grade
Unit
Min
Max
Min
Max
Min
Max
tINSU BIDIR
3.22
3.33
3.51
ns
tI N H B ID IR
0.00
ns
tOUT C OBIDIR
2.00
5.75
2.00
6.33
2.00
6.90
ns
tXZ BIDIR
6.31
7.09
7.76
ns
tZX BIDIR
6.31
7.09
7.76
ns
tINSU BIDIRPL L
3.25
3.26
ns
tI N H B ID IR P L L
0.00
ns
tOUT C OBIDIRP LL
0.50
2.25
0.50
2.99
ns
tXZ BIDIRPL L
2.81
3.80
ns
tZX BIDIRPL L
2.81
3.80
ns
Table 103. EP20K1500E fMAX LE Timing Microparameters
Symbol
-1 Speed Grade
-2 Speed Grade
-3 Speed Grade
Unit
Min
Max
Min
Max
Min
Max
tSU
0.25
ns
tH
0.25
ns
tCO
0.28
0.32
0.33
ns
tLUT
0.80
0.95
1.13
ns
相關PDF資料
PDF描述
EP20K100FC324-1 IC APEX 20K FPGA 100K 208-PQFP
APA450-BGG456 IC FPGA PROASIC+ 450K 456-PBGA
RMC50DRXS-S734 CONN EDGECARD 100PS DIP .100 SLD
GSC65DRYS-S734 CONN EDGECARD 130PS DIP .100 SLD
GMC65DRYS-S734 CONN EDGECARD 130PS DIP .100 SLD
相關代理商/技術參數(shù)
參數(shù)描述
EP20K100EFC324-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K100EFC324-1N 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 416 Macro 246 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K100EFC324-1X 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 416 Macro 246 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K100EFC324-2 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 416 Macro 246 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K100EFC324-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA