參數(shù)資料
型號(hào): EP20K1000E
廠商: Altera Corporation
英文描述: Programmable Logic Device Family
中文描述: 可編程邏輯器件系列
文件頁數(shù): 97/117頁
文件大小: 570K
代理商: EP20K1000E
Altera Corporation
97
APEX 20K Programmable Logic Device Family Data Sheet
Tables 79
through
84
describe
f
MAX
LE Timing Microparameters,
f
MAX
ESB Timing Microparameters,
f
MAX
Routing Delays, Minimum Pulse
Width Timing Parameters, External Timing Parameters, and External
Bidirectional Timing Parameters for EP20K300E APEX 20KE devices.
Table 78. EP20K200E External Bidirectional Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
t
INSUBIDIR
t
INHBIDIR
t
OUTCOBIDIR
t
XZBIDIR
t
ZXBIDIR
t
INSUBIDIRPLL
t
INHBIDIRPLL
t
OUTCOBIDIRPLL
t
XZBIDIRPLL
t
ZXBIDIRPLL
2.81
0.00
2.00
3.19
0.00
2.00
3.54
0.00
2.00
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
5.12
7.51
7.51
5.62
8.32
8.32
6.11
8.67
8.67
3.30
0.00
0.50
3.64
0.00
0.50
-
-
-
3.01
5.40
5.40
3.36
6.05
6.05
-
-
-
Table 79. EP20K300E f
MAX
LE Timing Microparameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
t
SU
t
H
t
CO
t
LUT
0.16
0.31
0.17
0.33
0.18
0.38
ns
ns
ns
ns
0.28
0.79
0.38
1.07
0.51
1.43
相關(guān)PDF資料
PDF描述
EP20K100E Programmable Logic Device Family
EP20K1500E Programmable Logic Device Family
EP20K160E Programmable Logic Device Family
EP20K200 Programmable Logic Device Family
EP20K200E Programmable Logic Device Family
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K1000EBC652-1 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 2560 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1000EBC652-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1000EBC652-1X 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 2560 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1000EBC652-2 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 2560 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1000EBC652-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA