參數(shù)資料
型號: E702289_SH7290
廠商: Renesas Technology Corp.
英文描述: SH7290 E10A Emulator
中文描述: SH7290的E10A仿真器
文件頁數(shù): 225/252頁
文件大?。?/td> 1867K
代理商: E702289_SH7290
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁當(dāng)前第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁
201
6.5.2
Break Condition Functions
In addition to BREAKPOINT functions, the emulator has Break Condition functions. In the HDI,
three types of conditions can be set under Break Condition 1, 2, 3. Table 6.5 lists these conditions
of Break Condition.
Table 6.5 Types of Break Conditions
Break Condition Type
Description
Address bus condition (Address)
Breaks when the SH7290 address bus value or the program
counter value matches the specified value.
Data bus condition (Data)
Breaks when the SH7290 data bus value matches the
specified value. Byte, word, or longword can be specified as
the access data size and X-Bus or Y-Bus as the data type.
X-Bus or Y-Bus condition (Address
and data)
Breaks when the X-Bus or Y-Bus address bus or data bus
matches the specified value.
Bus state condition
(Bus State)
There are two bus state condition settings:
Read/Write condition: Breaks when the SH7290 RD or
RDWR signal level matches the specified condition.
Bus state condition: Breaks when the operating state in an
SH7290 bus cycle matches the specified condition.
Types of buses that can be specified are listed below.
L-bus (CPU-ALL): Indicates an instruction fetch and
data access, including a hit to the cache memory.
L-bus (CPU-Data): Indicates a data access by the CPU,
including a hit to the cache memory.
I-bus (CPU.DMA): Indicates a CPU cycle when the
cache memory is not hit, and a data access by the
DMA.
Internal I/O break condition
Breaks when the SH7290 accesses the internal I/O.
LDTLB instruction break condition
Breaks when the SH7290 executes the LDTLB instruction.
Count
Breaks when the conditions set are satisfied the specified
number of times.
Note:
When U-RAM or X/Y-RAM is accessed from the P0 space, the I-bus must be selected, and
when accessed from the P2 space, the L-bus must be selected. When cache fill cycle is
acquired, the I-bus must be selected.
相關(guān)PDF資料
PDF描述
E710AHF 500 MHz Pin Electronics Driver, Window Comparator, and Load
E712545 8-bit Proprietary Microcontroller
E713704 16-bit Proprietary Microcontroller
E72-12V Engineering Catalog 169
E72-5V Engineering Catalog 169
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
E7022AB004 制造商:TE Connectivity 功能描述:Time Delay Relays
E7022AC004 制造商:TE Connectivity 功能描述:Time Delay Relays
E7022AD004 制造商:TE Connectivity 功能描述:Time Delay Relays
E7022AET003 制造商:AGASTAT 功能描述:_
E7022AF004 制造商:TE Connectivity 功能描述:Time Delay Relays