I2" />
  • <li id="okv35"></li>
    • 參數(shù)資料
      型號: DM164130-6
      廠商: Microchip Technology
      文件頁數(shù): 203/478頁
      文件大?。?/td> 0K
      描述: MOTOR ADD-ON BDC FOR F1 LV EVAL
      標(biāo)準(zhǔn)包裝: 1
      附件類型: 接口板,電機(jī)
      適用于相關(guān)產(chǎn)品: DM164130-5
      第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁當(dāng)前第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁第454頁第455頁第456頁第457頁第458頁第459頁第460頁第461頁第462頁第463頁第464頁第465頁第466頁第467頁第468頁第469頁第470頁第471頁第472頁第473頁第474頁第475頁第476頁第477頁第478頁
      2010-2012 Microchip Technology Inc.
      DS41414D-page 281
      PIC16(L)F1946/47
      FIGURE 24-29:
      I2C MASTER MODE WAVEFORM (RECEPTION, 7-BIT ADDRESS)
      P
      9
      8
      7
      6
      5
      D0
      D1
      D2
      D3
      D4
      D5
      D6
      D7
      S
      A7
      A6
      A5
      A4
      A3
      A2
      A1
      SDAx
      SCL
      x
      12
      3
      4
      5
      6
      7
      8
      9
      12
      3
      4
      5
      67
      8
      9
      12
      3
      4
      B
      u
      sm
      aster
      ter
      m
      inate
      s
      tra
      n
      sfer
      AC
      K
      Re
      ce
      ivin
      g
      Da
      ta
      fr
      o
      m
      Sl
      av
      e
      Re
      ce
      ivin
      gDa
      ta
      fr
      om
      Sla
      ve
      D0
      D1
      D2
      D3
      D4
      D5
      D6
      D7
      ACK
      R/W
      T
      ra
      n
      smi
      tA
      ddr
      ess
      to
      S
      lave
      SSPx
      IF
      BF
      AC
      K
      is
      not
      sent
      W
      rite
      to
      SS
      PxCON2
      <0
      >
      (S
      E
      N
      =
      1
      ),
      W
      rit
      e
      to
      SS
      Px
      BUF
      o
      cc
      ur
      sh
      er
      e
      ,
      A
      C
      K
      fr
      o
      m
      Sl
      a
      ve
      M
      a
      ster
      confi
      gured
      as
      a
      r
      e
      cei
      ver
      by
      p
      ro
      g
      ra
      m
      in
      g
      S
      SPxCON2
      <3
      >
      (
      RCEN
      =
      1
      )
      PE
      N
      b
      it=
      1
      w
      ri
      tte
      n
      her
      e
      Da
      ta
      sh
      ifte
      d
      in
      o
      nfa
      llin
      g
      e
      dg
      e
      o
      fCL
      K
      C
      lear
      ed
      by
      so
      ftw
      are
      st
      ar
      tX
      M
      IT
      SEN
      =
      0
      SSPO
      V
      SDA
      x=
      0
      ,S
      C
      Lx
      =
      1
      wh
      ile
      CPU
      (S
      S
      P
      xS
      TA
      T
      <
      0>)
      AC
      K
      Cle
      a
      re
      d
      b
      yso
      ftwa
      re
      C
      lea
      re
      db
      ys
      o
      ftw
      a
      re
      S
      et
      S
      P
      xIF
      in
      terr
      upt
      at
      en
      d
      of
      r
      e
      cei
      ve
      Se
      tP
      b
      it
      (SSP
      xS
      TA
      T
      <
      4
      >
      )
      a
      nd
      SS
      Px
      IF
      Cle
      a
      re
      d
      in
      sof
      twar
      e
      A
      C
      K
      fro
      m
      Ma
      ster
      Se
      tSS
      Px
      IF
      a
      te
      nd
      Se
      tSSP
      xI
      F
      in
      te
      rr
      u
      pt
      at
      end
      o
      fA
      cknow
      ledge
      se
      quence
      S
      e
      tS
      S
      P
      xIF
      inter
      rupt
      at
      e
      n
      d
      of
      A
      ckno
      w
      -
      le
      dge
      seque
      nce
      of
      r
      e
      ceive
      S
      e
      tA
      C
      K
      E
      N
      ,st
      ar
      tA
      cknow
      ledg
      e
      sequ
      ence
      S
      P
      O
      V
      is
      set
      beca
      u
      se
      S
      SPxB
      U
      F
      is
      still
      fu
      ll
      S
      D
      Ax
      =
      ACK
      D
      T
      =
      1
      RCEN
      cle
      a
      re
      d
      au
      tom
      a
      tically
      RCEN
      =
      1
      ,st
      ar
      t
      ne
      xt
      r
      e
      ce
      ive
      W
      rite
      to
      S
      SPxCON2
      <4
      >
      to
      st
      ar
      tA
      cknow
      ledge
      seque
      n
      ce
      SD
      Ax
      =
      ACK
      D
      T
      (
      SSP
      xC
      O
      N
      2
      <
      5
      >
      )=
      0
      RCEN
      cle
      a
      d
      au
      tom
      a
      tically
      re
      sponds
      to
      S
      P
      xIF
      ACKEN
      be
      gi
      n
      S
      tart
      condi
      tion
      C
      lear
      ed
      by
      so
      ftw
      are
      SDAx
      =
      A
      C
      KDT
      =
      0
      La
      st
      bit
      is
      shif
      ted
      into
      S
      P
      xS
      R
      and
      con
      tent
      sar
      e
      unl
      oa
      ded
      in
      to
      S
      P
      xB
      U
      F
      RCEN
      Maste
      rconf
      ig
      ured
      as
      a
      r
      e
      cei
      ver
      by
      pr
      ogra
      mmi
      ng
      S
      P
      xC
      O
      N
      2
      <
      3
      >
      (R
      C
      E
      N
      =
      1
      )
      RCEN
      cle
      a
      re
      d
      au
      toma
      tically
      ACK
      f
      ro
      m
      M
      a
      st
      e
      r
      SDA
      x
      =
      ACKDT
      =
      0
      RCE
      N
      cle
      a
      re
      d
      auto
      matica
      lly
      相關(guān)PDF資料
      PDF描述
      GBM11DRTF-S13 CONN EDGECARD 22POS .156 EXTEND
      ACICE0403 CABLE SLIM PARALLEL FOR ICE 4000
      VE-JTY-EY CONVERTER MOD DC/DC 3.3V 33W
      MCP1726EV BOARD EVAL FOR MCP1726
      GBM24DRKN-S13 CONN EDGECARD 48POS .156 EXTEND
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      DM164130-7 功能描述:子卡和OEM板 F1 Bi-Polar Stepper Motor Add-On RoHS:否 制造商:BeagleBoard by CircuitCo 產(chǎn)品:BeagleBone LCD4 Boards 用于:BeagleBone - BB-Bone - Open Source Development Kit
      DM164130-8 功能描述:子卡和OEM板 F1 Unipolar Stepper Motor Add-On RoHS:否 制造商:BeagleBoard by CircuitCo 產(chǎn)品:BeagleBone LCD4 Boards 用于:BeagleBone - BB-Bone - Open Source Development Kit
      DM164130-9 功能描述:子卡和OEM板 PICkit Low Pin Count Demo Board RoHS:否 制造商:BeagleBoard by CircuitCo 產(chǎn)品:BeagleBone LCD4 Boards 用于:BeagleBone - BB-Bone - Open Source Development Kit
      DM164134 功能描述:KIT DEV PIC18F4XK22 RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 通用嵌入式開發(fā)板和套件(MCU、DSP、FPGA、CPLD等) 系列:PIC® 18F 產(chǎn)品培訓(xùn)模塊:Blackfin® Processor Core Architecture Overview Blackfin® Device Drivers Blackfin® Optimizations for Performance and Power Consumption Blackfin® System Services 特色產(chǎn)品:Blackfin? BF50x Series Processors 標(biāo)準(zhǔn)包裝:1 系列:Blackfin® 類型:DSP 適用于相關(guān)產(chǎn)品:ADSP-BF548 所含物品:板,軟件,4x4 鍵盤,光學(xué)撥輪,QVGA 觸摸屏 LCD 和 40G 硬盤 配用:ADZS-BFBLUET-EZEXT-ND - EZ-EXTENDER DAUGHTERBOARDADZS-BFLLCD-EZEXT-ND - BOARD EXT LANDSCAP LCD INTERFACE 相關(guān)產(chǎn)品:ADSP-BF542BBCZ-4A-ND - IC DSP 16BIT 400MHZ 400CSBGAADSP-BF544MBBCZ-5M-ND - IC DSP 16BIT 533MHZ MDDR 400CBGAADSP-BF542MBBCZ-5M-ND - IC DSP 16BIT 533MHZ MDDR 400CBGAADSP-BF542KBCZ-6A-ND - IC DSP 16BIT 600MHZ 400CSBGAADSP-BF547MBBCZ-5M-ND - IC DSP 16BIT 533MHZ MDDR 400CBGAADSP-BF548BBCZ-5A-ND - IC DSP 16BIT 533MHZ 400CSBGAADSP-BF547BBCZ-5A-ND - IC DSP 16BIT 533MHZ 400CSBGAADSP-BF544BBCZ-5A-ND - IC DSP 16BIT 533MHZ 400CSBGAADSP-BF542BBCZ-5A-ND - IC DSP 16BIT 533MHZ 400CSBGA
      DM164135 制造商:Microchip Technology Inc 功能描述:KIT, ONEPIC DEMO BOARD, PLUS PICKIT 3 制造商:Microchip Technology Inc 功能描述:KIT, ONEPIC DEMO BOARD, PLUS PICKIT 3; SVHC:No SVHC (19-Dec-2012) ;RoHS Compliant: Yes 制造商:Microchip Technology Inc 功能描述:One PIC MCU Platform Board with PICkit 3