• <dd id="eqxfm"></dd>
    參數(shù)資料
    型號: DJLXTPAD0QE000
    廠商: Intel Corp.
    英文描述: Advanced 8-Port 10/100 Mbps PHY Transceivers
    中文描述: 先進的8端口10/100 Mbps的物理層收發(fā)器
    文件頁數(shù): 164/226頁
    文件大?。?/td> 1575K
    代理商: DJLXTPAD0QE000
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁當前第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁
    LXT9785 and LXT9785E Advanced 8-Port 10/100 Mbps PHY Transceivers
    166
    Datasheet
    Document Number: 249241
    Revision Number: 007
    Revision Date: August 28, 2003
    Place the magnetics as close as possible to the LXT9785/LXT9785E.
    Keep transmit pair traces as short as possible; both traces should have the same length.
    Avoid vias and layer changes as much as possible.
    Keep the transmit and receive pairs apart to avoid cross-talk.
    Route the transmit pair adjacent to a ground plane. The optimum arrangement is to place the
    transmit traces two to three layers from the ground plane, with no intervening signals.
    Improve EMI performance by filtering the TPO center tap. A single ferrite bead rated at 400
    mA may be used to supply center tap current to all ports.
    5.2.4.1
    Magnetic Requirements
    The LXT9785/LXT9785E requires a 1:1 ratio for both the receive transformers and the transmit
    transformers. The transmit isolation voltage should be rated at 1.5 kV to protect the circuitry from
    static voltages across the connectors and cables. The LXT9785/LXT9785E is a current driven
    transceiver that requires an external voltage (center tap) to drive the transmit signal. In order to
    support the Auto-MDIX functionality of the LXT9785/LXT9785E, the magnetic must provide a
    center tap for both the transmit and receive magnetic winding, with both connected to VCCT. See
    the LXT9785/LXT9785E Design and Layout Guide (249509-001) for magnetic testing with the
    LXT9785/LXT9785E. Before committing to a specific component, designers should contact the
    manufacturer for current product specifications, and validate the magnetics for the specific
    application.
    Table 50
    provides the magnetics requirements.
    5.2.5
    The Fiber Interface
    The fiber interface consists of an LVPECL transmit and receive pair to an external fiber-optic
    transceiver. Both 3.3 V fiber-optic transceivers and 5 V fiber-optic transceivers can be used with
    the LXT9785/LXT9785E. See the 100BASE-FX Fiber Optic Transceivers-Connecting a PECL/
    LVPECL Interface Application Note (document number 250781) for detailed information on fiber
    interface designs and recommendations for Intel PHYs.
    The following should occur in 3.3 V fiber transceiver applications as shown in
    Figure 36
    :
    The transmit pair should be AC-coupled with 2.5 V supplies and re-biased to 3.3 V LVPECL
    levels
    Table 50. Intel
    LXT9785/LXT9785E Magnetics Requirements
    Parameter
    Min
    Nom
    Max
    Units
    Test Condition
    Rx turns ratio
    1:1
    Tx turns ratio
    1:1
    Insertion loss
    0.0
    0.6
    1.1
    dB
    Primary inductance
    350
    μ
    H
    Transformer isolation
    2
    kV
    Differential to common mode
    rejection
    40
    dB
    .1 to 60 MHz
    35
    dB
    60 to 100 MHz
    Return Loss
    -16
    dB
    30 MHz
    -10
    dB
    80 MHz
    相關PDF資料
    PDF描述
    DJLXTPAD0QE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJLXTPAD0SE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJLXTPAD0SE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJLXTPCD0QE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJIXP972MNAA4 Single-Port 10/100 Mbps PHY Transceiver
    相關代理商/技術參數(shù)
    參數(shù)描述
    DJLXTPAD0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJLXTPAD0SE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJLXTPAD0SE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJLXTPCD0QE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
    DJLXTPCD0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers