• <nobr id="wlwr1"></nobr>
    <big id="wlwr1"><strong id="wlwr1"></strong></big>
    • 參數(shù)資料
      型號: CY39200Z256-233MBI
      廠商: Cypress Semiconductor Corp.
      英文描述: CPLDs at FPGA Densities
      中文描述: CPLD器件在FPGA的密度
      文件頁數(shù): 84/86頁
      文件大小: 1235K
      代理商: CY39200Z256-233MBI
      Delta39K ISR
      CPLD Family
      Document #: 38-03039 Rev. *H
      Page 84 of 86
      AC4
      AC5
      AC6
      AC7
      AC8
      AC9
      AC10
      AC11
      AC12
      AC13
      AC14
      AC15
      AC16
      AC17
      AC18
      AC19
      AC20
      AC21
      AC22
      AC23
      AC24
      AC25
      AC26
      AD1
      AD2
      AD3
      AD4
      AD5
      AD6
      AD7
      AD8
      AD9
      AD10
      AD11
      AD12
      AD13
      AD14
      AD15
      AD16
      AD17
      AD18
      AD19
      AD20
      AD21
      GND
      NC
      V
      CCIO2
      IO/V
      REF2
      IO2
      IO2
      IO2
      NC
      IO2
      IO2
      IO3
      IO3
      NC
      IO3
      IO3
      IO3
      IO/V
      REF3
      V
      CCIO3
      NC
      GND
      GND
      NC
      NC
      NC
      NC
      GND
      GND
      NC
      NC
      IO2
      IO2
      IO2
      IO2
      IO2
      IO2
      GND
      GND
      IO3
      IO3
      IO3
      IO3
      IO3
      IO3
      NC
      GND
      IO2
      V
      CCIO2
      IO/V
      REF2
      IO2
      IO2
      IO2
      V
      CCIO2
      IO2
      IO2
      IO3
      IO3
      V
      CCIO3
      IO3
      [20]
      IO3
      [20]
      IO3
      [20]
      IO/V
      REF3[20]
      V
      CCIO3
      NC
      GND
      GND
      NC
      NC
      NC
      NC
      GND
      GND
      IO/V
      REF2
      IO/V
      REF2
      IO2
      IO2
      IO2
      IO2
      IO2
      IO2
      GND
      GND
      IO3
      IO3
      IO3
      [20]
      IO3
      [20]
      IO3
      IO3
      NC
      GND
      IO2
      V
      CCIO2
      IO/V
      REF2
      IO2
      IO2
      IO2
      V
      CCIO2
      IO2
      IO2
      IO3
      IO3
      V
      CCIO3
      IO3
      IO3
      IO3
      IO/V
      REF3
      V
      CCIO3
      IO3
      GND
      GND
      NC
      NC
      NC
      NC
      GND
      GND
      IO/V
      REF2
      IO/V
      REF2
      IO2
      IO2
      IO2
      IO2
      IO2
      IO2
      GND
      GND
      IO3
      IO3
      IO3
      IO3
      IO3
      IO3
      IO/V
      REF3
      Table 15. 676 FBGA Pin Table
      (continued)
      Pin
      CY39100
      CY39165
      CY39200
      AD22
      AD23
      AD24
      AD25
      AD26
      AE1
      AE2
      AE3
      AE4
      AE5
      AE6
      NC
      GND
      GND
      NC
      NC
      NC
      GND
      NC
      NC
      NC
      NC
      NC
      GND
      GND
      NC
      NC
      NC
      GND
      IO2
      IO2
      IO2
      NC
      IO3
      GND
      GND
      NC
      NC
      NC
      GND
      IO2
      IO2
      IO2
      NC
      AE7
      AE8
      AE9
      AE10
      AE11
      AE12
      AE13
      AE14
      AE15
      AE16
      AE17
      AE18
      AE19
      AE20
      AE21
      AE22
      AE23
      AE24
      AE25
      AE26
      AF1
      AF2
      AF3
      AF4
      AF5
      AF6
      AF7
      AF8
      AF9
      AF10
      AF11
      AF12
      NC
      NC
      NC
      NC
      NC
      NC
      GND
      GND
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      GND
      NC
      GND
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      IO2
      IO2
      IO2
      IO2
      IO2
      IO2
      GND
      GND
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      NC
      GND
      NC
      GND
      NC
      IO2
      IO2
      IO2
      V
      CCIO2
      IO2
      IO2
      IO2
      NC
      V
      CCIO2
      NC
      IO2
      IO2
      IO2
      IO2
      IO2
      IO2
      GND
      GND
      IO3
      IO3
      IO3
      IO3
      IO3
      IO3
      IO/V
      REF3
      IO3
      IO3
      NC
      GND
      NC
      GND
      NC
      IO2
      IO2
      IO2
      V
      CCIO2
      IO2
      IO2
      IO2
      NC
      V
      CCIO2
      NC
      Table 15. 676 FBGA Pin Table
      (continued)
      Pin
      CY39100
      CY39165
      CY39200
      相關(guān)PDF資料
      PDF描述
      CY39200V484-83BGC CPLDs at FPGA Densities
      CY39200V484-83BGI CPLDs at FPGA Densities
      CY39200V484-83MBC CPLDs at FPGA Densities
      CY39200V484-83MBI CPLDs at FPGA Densities
      CY39200V484-83MGC CPLDs at FPGA Densities
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      CY39200Z256-233MGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
      CY39200Z256-233MGI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
      CY39200Z256-233NTC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
      CY39200Z388-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
      CY39200Z388-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities