<big id="cg1p7"></big><ins id="cg1p7"><ul id="cg1p7"></ul></ins>
  • <i id="cg1p7"><optgroup id="cg1p7"><li id="cg1p7"></li></optgroup></i><code id="cg1p7"><optgroup id="cg1p7"><rp id="cg1p7"></rp></optgroup></code>
    參數(shù)資料
    型號: CY39200V388-83BGI
    廠商: Cypress Semiconductor Corp.
    英文描述: CPLDs at FPGA Densities
    中文描述: CPLD器件在FPGA的密度
    文件頁數(shù): 71/86頁
    文件大?。?/td> 1235K
    代理商: CY39200V388-83BGI
    Delta39K ISR
    CPLD Family
    Document #: 38-03039 Rev. *H
    Page 71 of 86
    K7
    K8
    K9
    K10
    K11
    K12
    K13
    K14
    K15
    K16
    K17
    K18
    K19
    K20
    K21
    K22
    L1
    L2
    L3
    L4
    [19]
    L5
    [19]
    L6
    [19]
    L7
    L8
    L9
    L10
    L11
    L12
    L13
    L14
    L15
    L16
    L17
    [19]
    L18
    [19]
    L19
    [19]
    L20
    L21
    L22
    M1
    M2
    M3
    M4
    M5
    M6
    [19]
    IO/V
    REF0
    NC
    GCTL0
    GND
    GND
    GND
    GND
    GCTL1
    NC
    IO/V
    REF5
    V
    CCIO5
    NC
    NC
    NC
    NC
    NC
    GND
    IO0
    IO0
    IO0
    IO0
    IO0
    IO/V
    REF0
    NC
    GCLK0
    GND
    GND
    GND
    GND
    GCLK1
    NC
    IO/V
    REF5
    IO5
    IO5
    IO5
    IO5
    NC
    GND
    GND
    NC
    IO1
    IO1
    NC
    IO1
    IO/V
    REF0
    IO0
    GCTL0
    GND
    GND
    GND
    GND
    GCTL1
    IO5
    IO/V
    REF5
    V
    CCIO5
    V
    CC
    IO5
    IO5
    IO5
    NC
    GND
    IO0
    IO0
    IO0
    IO0
    IO0
    IO/V
    REF0
    IO0
    GCLK0
    GND
    GND
    GND
    GND
    GCLK1
    IO5
    IO/V
    REF5
    IO5
    IO5
    IO5
    IO5
    IO5
    GND
    GND
    IO1
    IO1
    IO1
    IO1
    IO1
    IO/V
    REF0
    IO0
    GCTL0
    GND
    GND
    GND
    GND
    GCTL1
    IO5
    IO/V
    REF5
    V
    CCIO5
    V
    CC
    IO5
    IO5
    IO5
    IO5
    GND
    IO0
    IO0
    IO0
    IO0
    IO0
    IO/V
    REF0
    IO0
    GCLK0
    GND
    GND
    GND
    GND
    GCLK1
    IO5
    IO/V
    REF5
    IO5
    IO5
    IO5
    IO5
    IO5
    GND
    GND
    IO1
    IO1
    IO1
    IO1
    IO1
    IO/V
    REF0
    IO0
    GCTL0
    GND
    GND
    GND
    GND
    GCTL1
    IO5
    IO/V
    REF5
    V
    CCIO5
    V
    CC
    IO5
    IO5
    IO5
    IO5
    GND
    IO0
    IO0
    IO0
    IO0
    IO0
    IO/V
    REF0
    IO0
    GCLK0
    GND
    GND
    GND
    GND
    GCLK1
    IO5
    IO/V
    REF5
    IO5
    IO5
    IO5
    IO5
    IO5
    GND
    GND
    IO1
    IO1
    IO1
    IO1
    IO1
    Table 14. 484 FBGA Pin Table
    (continued)
    Pin
    CY39050
    CY39100
    CY39165
    CY39200
    相關PDF資料
    PDF描述
    CY39200V388-83MBC CPLDs at FPGA Densities
    CY39200V388-83MBI CPLDs at FPGA Densities
    CY39050Z484-83MGC CPLDs at FPGA Densities
    CY39050Z484-83MGI CPLDs at FPGA Densities
    CY39050Z484-83NC CPLDs at FPGA Densities
    相關代理商/技術參數(shù)
    參數(shù)描述
    CY39200V388-83MGC 制造商:Cypress Semiconductor 功能描述:
    CY39200V484-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
    CY39200V484-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
    CY39200V484-125BBXC 功能描述:CPLD - 復雜可編程邏輯器件 Delta39K 200K 125MHz COM RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    CY39200V484-125BBXI 功能描述:CPLD - 復雜可編程邏輯器件 Delta39K 200K 125MHz IND RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100