參數(shù)資料
        型號: CY39200V388-233BBC
        廠商: Cypress Semiconductor Corp.
        英文描述: CPLDs at FPGA Densities
        中文描述: CPLD器件在FPGA的密度
        文件頁數(shù): 83/86頁
        文件大?。?/td> 1235K
        代理商: CY39200V388-233BBC
        Delta39K ISR
        CPLD Family
        Document #: 38-03039 Rev. *H
        Page 83 of 86
        W20
        W21
        W22
        W23
        W24
        W25
        W26
        Y1
        Y2
        Y3
        Y4
        Y5
        Y6
        Y7
        Y8
        Y9
        Y10
        Y11
        Y12
        Y13
        Y14
        Y15
        Y16
        Y17
        Y18
        Y19
        Y20
        Y21
        Y22
        Y23
        Y24
        Y25
        Y26
        AA1
        AA2
        AA3
        AA4
        AA5
        AA6
        AA7
        AA8
        AA9
        AA10
        AA11
        IO4
        IO4
        IO4
        IO4
        NC
        NC
        NC
        NC
        NC
        NC
        NC
        NC
        IO1
        GND
        CCLK
        IO2
        IO2
        V
        CCCNFG
        V
        CCIO2
        IO2
        IO2
        V
        CC
        V
        CCIO3
        IO3
        IO3
        IO3
        GND
        IO4
        NC
        NC
        NC
        NC
        NC
        NC
        NC
        NC
        V
        CCIO1
        NC
        GND
        Reset
        IO2
        IO2
        IO2
        IO/V
        REF2
        IO4
        IO4
        IO4
        IO4
        IO4
        NC
        NC
        NC
        NC
        IO1
        IO1
        IO1
        IO1
        GND
        CCLK
        IO2
        IO2
        V
        CCCNFG
        V
        CCIO2
        IO2
        IO2
        V
        CC
        V
        CCIO3
        IO3
        IO3
        IO3
        GND
        IO4
        IO4
        IO4
        IO4
        NC
        NC
        NC
        NC
        IO/V
        REF1
        V
        CCIO1
        IO1
        GND
        Reset
        IO2
        IO2
        IO2
        IO/V
        REF2
        IO4
        IO4
        IO4
        IO4
        IO4
        NC
        NC
        NC
        NC
        IO1
        IO1
        IO1
        IO1
        GND
        CCLK
        IO2
        IO2
        V
        CCCNFG
        V
        CCIO2
        IO2
        IO2
        V
        CC
        V
        CCIO3
        IO3
        IO3
        IO3
        GND
        IO4
        IO4
        IO4
        IO4
        NC
        NC
        NC
        NC
        IO/V
        REF1
        V
        CCIO1
        IO1
        GND
        Reset
        IO2
        IO2
        IO2
        IO/V
        REF2
        Table 15. 676 FBGA Pin Table
        (continued)
        Pin
        CY39100
        CY39165
        CY39200
        AA12
        AA13
        AA14
        AA15
        AA16
        AA17
        AA18
        AA19
        AA20
        AA21
        AA22
        AA23
        AA24
        AA25
        AA26
        AB1
        AB2
        AB3
        AB4
        AB5
        AB6
        AB7
        AB8
        AB9
        AB10
        AB11
        AB12
        AB13
        AB14
        AB15
        AB16
        AB17
        AB18
        AB19
        AB20
        AB21
        AB22
        AB23
        AB24
        AB25
        AB26
        AC1
        AC2
        AC3
        IO/V
        REF2
        IO2
        IO2
        IO/V
        REF3
        IO/V
        REF3
        IO3
        IO3
        IO3
        IO3
        GND
        NC
        V
        CCIO4
        NC
        NC
        NC
        NC
        NC
        NC
        NC
        NC
        IO2
        IO2
        IO2
        IO2
        IO2
        IO2
        IO/V
        REF2
        IO2
        IO3
        IO/V
        REF3
        IO3
        IO3
        IO3
        IO3
        IO3
        IO3
        NC
        NC
        NC
        NC
        NC
        NC
        NC
        GND
        IO/V
        REF2
        IO2
        IO2
        IO/V
        REF3
        IO/V
        REF3
        IO3
        IO3
        IO3
        IO3
        GND
        IO4
        V
        CCIO4
        IO/V
        REF4
        NC
        NC
        NC
        NC
        IO2
        IO2
        IO2
        IO2
        IO2
        IO2
        IO2
        IO2
        IO2
        IO/V
        REF2
        IO2
        IO3
        IO/V
        REF3
        IO3
        IO3
        [20]
        IO3
        IO3
        IO3
        IO3
        NC
        NC
        NC
        NC
        NC
        NC
        NC
        GND
        IO/V
        REF2
        IO2
        IO2
        IO/V
        REF3
        IO/V
        REF3
        IO3
        IO3
        IO3
        IO3
        GND
        IO4
        V
        CCIO4
        IO/V
        REF4
        NC
        NC
        NC
        NC
        IO2
        IO2
        IO2
        IO2
        IO2
        IO2
        IO2
        IO2
        IO2
        IO/V
        REF2
        IO2
        IO3
        IO/V
        REF3
        IO3
        IO3
        IO3
        IO3
        IO3
        IO3
        IO3
        IO3
        IO3
        NC
        NC
        NC
        NC
        GND
        Table 15. 676 FBGA Pin Table
        (continued)
        Pin
        CY39100
        CY39165
        CY39200
        相關(guān)PDF資料
        PDF描述
        CY39200V388-233BBI CPLDs at FPGA Densities
        CY39200V388-233BGC CPLDs at FPGA Densities
        CY39200V388-233BGI CPLDs at FPGA Densities
        CY39200V388-233MBC CPLDs at FPGA Densities
        CY39200V388-233MBI CPLDs at FPGA Densities
        相關(guān)代理商/技術(shù)參數(shù)
        參數(shù)描述
        CY39200V388-233MGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
        CY39200V388-233MGI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
        CY39200V388-233NTC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
        CY39200V388-83MGC 制造商:Cypress Semiconductor 功能描述:
        CY39200V484-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities