參數(shù)資料
      型號: CY39050Z388-181NTC
      廠商: Cypress Semiconductor Corp.
      英文描述: CPLDs at FPGA Densities
      中文描述: CPLD器件在FPGA的密度
      文件頁數(shù): 47/86頁
      文件大?。?/td> 1235K
      代理商: CY39050Z388-181NTC
      Delta39K ISR
      CPLD Family
      Document #: 38-03039 Rev. *H
      Page 47 of 86
      12
      13
      14
      15
      16
      17
      18
      19
      20
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO0
      IO/V
      REF0
      IO0
      IO0
      IO0
      V
      CCIO0
      IO0
      IO0
      V
      CC
      GND
      NC
      NC
      IO/V
      REF0
      V
      CCIO0
      V
      CCIO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCIO1
      GND
      IO1
      IO1
      IO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCPRG
      V
      CCIO1
      GND
      IO1
      IO/V
      REF1
      IO1
      IO1
      V
      CCCNFG
      Data
      Config_Done
      Reset
      IO/V
      REF0
      IO0
      IO0
      IO0
      V
      CCIO0
      IO0
      IO0
      V
      CC
      GND
      NC
      NC
      IO/V
      REF0
      V
      CCIO0
      V
      CCIO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCIO1
      GND
      IO1
      IO1
      IO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCPRG
      V
      CCIO1
      GND
      IO1
      IO/V
      REF1
      IO1
      IO1
      V
      CCCNFG
      Data
      Config_Done
      Reset
      IO/V
      REF0
      IO0
      IO0
      IO0
      V
      CCIO0
      IO0
      IO0
      V
      CC
      GND
      V
      CC
      GND
      IO/V
      REF0
      V
      CCIO0
      V
      CCIO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCIO1
      GND
      IO1
      IO1
      IO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCPRG
      V
      CCIO1
      GND
      IO1
      IO/V
      REF1
      IO1
      IO1
      V
      CCCNFG
      Data
      Config_Done
      Reset
      IO/V
      REF0
      IO0
      IO0
      IO0
      V
      CCIO0
      IO0
      IO0
      V
      CC
      GND
      V
      CC
      GND
      IO/V
      REF0
      V
      CCIO0
      V
      CCIO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCIO1
      GND
      IO1
      IO1
      IO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCPRG
      V
      CCIO1
      GND
      IO1
      IO/V
      REF1
      IO1
      IO1
      V
      CCCNFG
      Data
      Config_Done
      Reset
      IO/V
      REF0
      IO0
      IO0
      IO0
      V
      CCIO0
      IO0
      IO0
      V
      CC
      GND
      V
      CC
      GND
      IO/V
      REF0
      V
      CCIO0
      V
      CCIO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCIO1
      GND
      IO1
      IO1
      IO1
      IO/V
      REF1
      IO1
      IO1
      IO1
      IO1
      V
      CCPRG
      V
      CCIO1
      GND
      IO1
      IO/V
      REF1
      IO1
      IO1
      V
      CCCNFG
      Data
      Config_Done
      Reset
      21
      [19]
      22
      [19]
      23
      24
      25
      26
      27
      [19]
      28
      29
      30
      [19]
      31
      [19]
      32
      [19]
      33
      34
      35
      36
      37
      38
      39
      40
      41
      42
      43
      44
      45
      46
      47
      48
      49
      50
      51
      52
      53
      54
      55
      Table 11. 208 EQFP/PQFP Pin Table
      (continued)
      Pin
      CY39030
      CY39050
      CY39100
      CY39165
      CY39200
      相關(guān)PDF資料
      PDF描述
      CY39050Z388-181NTI CPLDs at FPGA Densities
      CY39050Z388-200BBC CPLDs at FPGA Densities
      CY39050Z388-200BBI CPLDs at FPGA Densities
      CY39050Z388-200BGC CPLDs at FPGA Densities
      CY39050Z388-200BGI CPLDs at FPGA Densities
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      CY39050Z484-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
      CY39050Z484-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
      CY39050Z676-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
      CY39050Z676-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
      CY39050Z676-125BGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities