參數(shù)資料
型號: CY39050V208-83MGC
廠商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件頁數(shù): 32/86頁
文件大小: 1235K
代理商: CY39050V208-83MGC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 32 of 86
Switching Waveforms
(continued)
Channel Memory DP SRAM Pipeline R/W Timing
A
n+1
A
n+2
D
n+1
t
CHMCYC2
t
CHMH
t
CHMS
t
CHMS
t
CHMH
A
n
t
CHMS
t
CHMH
A
n+3
A
n–1
D
n+3
D
n–1
D
n–1
t
CHMDV2
t
CHMDV2
D
n
D
n+1
D
n+2
t
CHMDV2
CLOCK
WRITE
ENABLE
OUTPUT
ADDRESS
DATA
INPUT
Dual-Port Asynchronous Address Match Busy Signal
ADDRESS A
A
n
A
n–1
A
n
A
n+1
ADDRESS
MATCH
t
CHMBA
t
CHMBA
B
n
ADDRESS B
相關PDF資料
PDF描述
CY39050V208-83MGI CPLDs at FPGA Densities
CY39050V208-83NC CPLDs at FPGA Densities
CY39050V208-83NI CPLDs at FPGA Densities
CY39030Z256-125MGC CPLDs at FPGA Densities
CY39030Z256-125MGI CPLDs at FPGA Densities
相關代理商/技術(shù)參數(shù)
參數(shù)描述
CY39050V208-83NTXC 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V208-83NTXI 功能描述:IC CPLD 50K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
CY39050V484-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050V484-125BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39050Z208-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities