<code id="fwr41"><strike id="fwr41"></strike></code>
<ins id="fwr41"></ins>
  • <nobr id="fwr41"><sub id="fwr41"><small id="fwr41"></small></sub></nobr>
    <tr id="fwr41"><span id="fwr41"><tr id="fwr41"></tr></span></tr>
    <small id="fwr41"><noframes id="fwr41"><small id="fwr41"></small>
    <nobr id="fwr41"><noframes id="fwr41"><pre id="fwr41"></pre>
  • 參數(shù)資料
    型號(hào): CY37384VP100-167UXC
    廠商: Cypress Semiconductor Corp.
    英文描述: CONNECTOR ACCESSORY
    中文描述: 連接器附件
    文件頁數(shù): 32/64頁
    文件大?。?/td> 1798K
    代理商: CY37384VP100-167UXC
    Ultra37000 CPLD Family
    Document #: 38-03007 Rev. *D
    Page 32 of 64
    Note:
    20.For 3.3V versions (Ultra37000V), V
    CCO
    = V
    CC
    .
    Pin Configurations
    [20]
    (continued)
    44-pin PLCC (J67) / CLCC (Y67)
    Top View
    I/O
    27
    /TDI
    I/O
    26
    I/O
    25
    I/O
    24
    CLK
    1
    /I
    4
    GND
    I
    3
    CLK
    3
    /I
    2
    I/O
    23
    I/O
    22
    I/O
    21
    I/O
    5
    /TCK
    I/O
    6
    I/O
    7
    CLK
    2
    /I
    0
    JTAG
    EN
    GND
    CLK
    0
    /I
    1
    I/O
    8
    I/O
    9
    I/O
    10
    I/O
    11
    G
    I2
    I
    G
    V
    C
    V
    C
    I
    I
    I
    I
    I
    I
    I
    I
    I1
    I1
    I1
    I1
    I1
    I1
    I1
    I1
    6 5
    3
    4
    2
    8
    9
    10
    11
    12
    7
    44
    18
    15
    16
    17
    14
    13
    19 20
    22
    21
    23 24
    27
    26
    28
    25
    31
    30
    29
    32
    33
    34
    39
    38
    37
    36
    35
    43 42
    40
    41
    /
    /
    1
    48-ball Fine-Pitch BGA (BA50)
    Top View
    1
    2
    3
    4
    5
    6
    7
    8
    A
    5
    I/O
    V
    CC
    I/O
    3
    I/O
    1
    I/O
    31
    I/O
    30
    V
    CC
    I/O
    27
    TDI
    B
    V
    CC
    I/O
    4
    I/O
    2
    I/O
    0
    I/O
    29
    I/O
    28
    I/O
    26
    CLK
    1
    / I
    4
    C
    CLK
    2
    / I
    0
    I/O
    7
    I/O
    6
    GND
    GND
    I/O
    25
    I/O
    24
    I
    3
    D
    JTAG
    EN
    I/O
    8
    I/O
    9
    GND
    GND
    I/O
    22
    I/O
    23
    CLK
    3
    / I
    2
    E
    CLK
    0
    / I
    1
    I/O
    12
    I/O
    11
    I/O
    10
    I/O
    16
    I/O
    20
    I/O
    21
    V
    CC
    F
    I/O
    13
    TMS
    V
    CC
    I/O
    14
    I/O
    15
    I/O
    17
    I/O
    18
    V
    CC
    19
    I/O
    相關(guān)PDF資料
    PDF描述
    CY3732VP44-167YXC 5V, 3.3V, ISRTM High-Performance CPLDs
    CY3764VP44-167YXC 5V, 3.3V, ISRTM High-Performance CPLDs
    CY37128VP44-167YXC 5V, 3.3V, ISRTM High-Performance CPLDs
    CY37256VP44-167YXC 5V, 3.3V, ISRTM High-Performance CPLDs
    CY37384VP44-167YXC 5V, 3.3V, ISRTM High-Performance CPLDs
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    CY37512P208-100NI 制造商:Cypress Semiconductor 功能描述:
    CY37512P208-100NXI 功能描述:IC CPLD 512 MACROCELL 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Ultra37000™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
    CY37512P208-125NC 制造商:Cypress Semiconductor 功能描述:CPLD Ultra37000 Family 15K Gates 512 Macro Cells 125MHz 5V 208-Pin PQFP 制造商:Cypress Semiconductor 功能描述:CPLD Ultra37000 Family 15K Gates 512 Macro Cells 125MHz CMOS Technology 5V 208-Pin PQFP
    CY37512P208-125NXC 功能描述:IC CPLD 512 MACROCELL 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Ultra37000™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
    CY37512P208-83NC 制造商:Cypress Semiconductor 功能描述:CPLD Ultra37000 Family 15K Gates 512 Macro Cells 83MHz 5V 208-Pin PQFP
  • <big id="0mczc"><strike id="0mczc"><dl id="0mczc"></dl></strike></big>
  • <i id="0mczc"><s id="0mczc"><i id="0mczc"></i></s></i>
    <tfoot id="0mczc"></tfoot>