• 參數(shù)資料
      型號: AX250-FGG484
      元件分類: FPGA
      英文描述: FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA484
      封裝: 1 MM PITCH, FBGA-484
      文件頁數(shù): 207/230頁
      文件大?。?/td> 6485K
      代理商: AX250-FGG484
      第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁當(dāng)前第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁
      Axcelerator Family FPGAs
      2- 64
      v2.8
      Functional Description
      Figure 2-48 on page 2-63 illustrates a block diagram of
      the PLL. The PLL contains two dividers, i and j, that allow
      frequency scaling of the clock signal:
      The i divider in the feedback path allows
      multiplication of the input clock by integer factors
      ranging from 1 to 64, and the resultant frequency
      is available at the output of the PLL block.
      The j divider divides the PLL output by integer
      factors ranging from 1 to 64, and the divided clock
      is available at CLK1.
      The two dividers together can implement any
      combination of multiplication and division up to a
      maximum frequency of 1 GHz on CLK1. Both the
      CLK1 and CLK2 outputs have a fixed 50/50 duty
      cycle.
      The output frequencies of the two clocks are given
      by the following formulas (fREF is the reference
      clock frequency):
      fCLK1 = fREF * (DividerI) / (DividerJ)
      EQ 2-4
      fCLK2 = fREF * (DividerI)
      EQ 2-5
      CLK2 provides the PLL output directly—without
      division
      The input and output frequency ranges are selected by
      LowFreq and Osc(2:0), respectively. These functions and
      their possible values are detailed in Table 2-79.
      The delay lines shown in Figure 2-48 on page 2-63 are
      programmable. The feedback clock path can be delayed
      (using the five DelayLine bits) relative to the reference
      clock (or vice versa) by up to 3.75 ns in increments of
      250 ps. Table 2-79 describes the usage of these bits. The
      delay increments are independent of frequency, so this
      results in phase changes that vary with frequency. The
      delay value is highly dependent on VCC and the speed
      grade.
      Figure 2-49 on page 2-65 is a logical diagram of the
      various control signals to the PLL and shows how the PLL
      interfaces with the global and routing networks of the
      FPGA. Note that not all signals are user-accessible. These
      non-user-accessible signals are used by Actel's place-and-
      route tool to control the configuration of the PLL. The
      user gains access to these control signals either based
      upon the connections built in the user's design or
      through the special macros (Table 2-83 on page 2-67)
      inserted into the design. For example, connecting the
      macro PLLOUT to CLK2 will control the OUTSEL signal.
      Table 2-79 PLL Interface Signals
      Signal Name
      Type
      User Accessible
      Allowable Values
      Function
      RefCLK
      Input
      Yes
      Reference Clock for the PLL
      FB
      Input
      Yes
      Feedback port for the PLL
      PowerDown
      Input
      Yes
      PLL power down control
      0
      PLL powered down
      1
      PLL active
      DIVI[5:0]
      Input
      Yes
      1 to 64, in unsigned
      binary notation offset
      by -1
      Sets value for feedback divider (multiplier)
      DIVJ[5:0]
      Input
      Yes
      Sets value for CLK1 divider
      LowFreq
      Input
      Yes
      Input frequency range selector
      0
      50–200 MHz
      1
      14–50 MHz
      Osc[2:0]
      Input
      Yes
      Output frequency range selector
      XX0
      400–1000 MHZ
      001
      200–400 MHZ
      011
      100–200 MHZ
      101
      50–100 MHZ
      111
      20–50 MHZ
      DelayLine[4:0]
      Input
      Yes
      –15 to +15
      (increments), in signed-
      and-magnitude binary
      representation
      Clock Delay (positive/negative) in increments of 250 ps, with
      maximum value of ± 3.75 ns
      FBMuxSel
      Input
      No
      Selects the source for the feedback input
      REFSEL
      Input
      No
      Selects the source for the reference clock
      OUTSEL
      Input
      No
      Selects the source for the routed net output
      相關(guān)PDF資料
      PDF描述
      AX250-FGG484I FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA484
      AX250-FGG484M FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA484
      AX250-PQG208 FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PQFP208
      AX250-PQG208I FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PQFP208
      AX250-PQG208M FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PQFP208
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      AX250-FGG484I 功能描述:IC FPGA AXCELERATOR 250K 484FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Axcelerator 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
      AX250-FGG484M 制造商:Microsemi Corporation 功能描述:FPGA AXCELERATOR 154K GATES 2816 CELLS 649MHZ 0.15UM 1.5V 48 - Trays 制造商:Microsemi Corporation 功能描述:IC FPGA 248 I/O 484FBGA
      AX250-FGG896 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
      AX250-FGG896B 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
      AX250-FGG896I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs