參數(shù)資料
型號(hào): AX1000-2FGG896I
元件分類: FPGA
英文描述: FPGA, 12096 CLBS, 612000 GATES, 870 MHz, PBGA896
封裝: 1 MM PITCH, FBGA-896
文件頁(yè)數(shù): 138/230頁(yè)
文件大?。?/td> 6485K
代理商: AX1000-2FGG896I
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)當(dāng)前第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)
Axcelerator Family FPGAs
3- 116
v2.8
IO258NB6F24
V3
IO258PB6F24
W3
IO259NB6F24
AA2
IO259PB6F24
AB2
IO260NB6F24
V6*
IO260PB6F24
W4*
IO262NB6F24
U4
IO262PB6F24
V4
IO263NB6F24
Y5
IO263PB6F24
W5
IO268NB6F25
U6
IO268PB6F25
U5
IO269PB6F25
U3
IO272NB6F25
T2
IO272PB6F25
U2
IO273NB6F25
W2
IO273PB6F25
Y2
IO274NB6F25
R6
IO274PB6F25
T6
IO275NB6F25
T7
IO275PB6F25
U7
IO277NB6F25
V2
IO278NB6F26
R4
IO278PB6F26
T4
IO279PB6F26
R3
IO280NB6F26
R5
IO281NB6F26
AA1
IO281PB6F26
AB1
IO284NB6F26
R8
IO284PB6F26
T8
IO285NB6F26
W1
IO285PB6F26
Y1
IO286NB6F26
P2
IO286PB6F26
R2
IO287NB6F26
T1
IO287PB6F26
U1
624-Pin CCGA
AX2000 Function
Pin Number
* Not routed on the same package layer
and to adjacent LGA pads as its differential
pair complement. Recommended to be
used as a single-ended I/O.
IO288NB6F26
P5
IO290NB6F27
P6
IO291NB6F27
P1
IO291PB6F27
R1
IO292NB6F27
P7
IO292PB6F27
R7
IO293NB6F27
M1
IO293PB6F27
N1
IO294NB6F27
P8
IO296NB6F27
N3
IO296PB6F27
P3
IO298NB6F27
N4
IO298PB6F27
P4
IO299NB6F27
M2
IO299PB6F27
N2
Bank 7
IO300NB7F28
P9*
IO300PB7F28
N6*
IO302NB7F28
M6
IO304NB7F28
N8
IO304PB7F28
N7
IO308NB7F28
M4
IO309NB7F28
L3
IO309PB7F28
M3
IO310NB7F29
N10
IO310PB7F29
N9
IO311NB7F29
K1
IO311PB7F29
L1
IO313NB7F29
M5
IO316NB7F29
L6
IO316PB7F29
L5
IO317NB7F29
K2
IO317PB7F29
L2
IO318NB7F29
K4
IO318PB7F29
L4
IO320NB7F29
J3
624-Pin CCGA
AX2000 Function
Pin Number
* Not routed on the same package layer
and to adjacent LGA pads as its differential
pair complement. Recommended to be
used as a single-ended I/O.
IO321NB7F30
J2
IO321PB7F30
J1
IO323NB7F30
L7
IO323PB7F30
M7
IO324NB7F30
M9
IO324PB7F30
M8
IO327NB7F30
F1
IO327PB7F30
G1
IO328NB7F30
K7
IO328PB7F30
K6
IO329NB7F30
D1
IO329PB7F30
E1
IO331PB7F30
G2
IO332NB7F31
H3
IO332PB7F31
H2
IO333NB7F31
E2
IO333PB7F31
F2
IO334NB7F31
H4
IO334PB7F31
J4
IO335NB7F31
H5
IO335PB7F31
H6
IO337NB7F31
D2
IO338NB7F31
J6
IO338PB7F31
J5
IO339NB7F31
F3
IO339PB7F31
E3
IO340NB7F31
G4*
IO340PB7F31
G3*
IO341NB7F31
K8
IO341PB7F31
L8
Dedicated I/O
GND
K5
GND
A18
GND
A2
GND
A24
GND
A25
624-Pin CCGA
AX2000 Function
Pin Number
* Not routed on the same package layer
and to adjacent LGA pads as its differential
pair complement. Recommended to be
used as a single-ended I/O.
相關(guān)PDF資料
PDF描述
AX1000-2FGG896 FPGA, 12096 CLBS, 612000 GATES, 870 MHz, PBGA896
AX1000-BG729IX79 FPGA, 12096 CLBS, 612000 GATES, 649 MHz, PBGA729
AX1000-BG729I FPGA, 12096 CLBS, 612000 GATES, 649 MHz, PBGA729
AX1000-BG729MX79 FPGA, 12096 CLBS, 612000 GATES, 649 MHz, PBGA729
AX1000-BG729M FPGA, 12096 CLBS, 612000 GATES, 649 MHz, PBGA729
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AX1000-2FGG896M 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX1000-2FGG896PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX1000-2PQ896 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX1000-2PQ896B 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX1000-2PQ896I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs