<pre id="ioax0"><strike id="ioax0"></strike></pre>
  • <tbody id="ioax0"></tbody><kbd id="ioax0"><dfn id="ioax0"><input id="ioax0"></input></dfn></kbd>
  • <ins id="ioax0"><th id="ioax0"><small id="ioax0"></small></th></ins>
    <ins id="ioax0"></ins>
    <label id="ioax0"><td id="ioax0"></td></label>
    <thead id="ioax0"></thead>
    參數(shù)資料
    型號(hào): ATMEGA16-16AUR
    廠商: Atmel
    文件頁(yè)數(shù): 76/284頁(yè)
    文件大?。?/td> 0K
    描述: MCU AVR 16KB FLASH 16MHZ 44TQFP
    產(chǎn)品培訓(xùn)模塊: MCU Product Line Introduction
    megaAVR Introduction
    標(biāo)準(zhǔn)包裝: 2,000
    系列: AVR® ATmega
    核心處理器: AVR
    芯體尺寸: 8-位
    速度: 16MHz
    連通性: I²C,SPI,UART/USART
    外圍設(shè)備: 欠壓檢測(cè)/復(fù)位,POR,PWM,WDT
    輸入/輸出數(shù): 32
    程序存儲(chǔ)器容量: 16KB(8K x 16)
    程序存儲(chǔ)器類型: 閃存
    EEPROM 大?。?/td> 512 x 8
    RAM 容量: 1K x 8
    電壓 - 電源 (Vcc/Vdd): 4.5 V ~ 5.5 V
    數(shù)據(jù)轉(zhuǎn)換器: A/D 8x10b
    振蕩器型: 內(nèi)部
    工作溫度: -40°C ~ 85°C
    封裝/外殼: 44-TQFP
    包裝: 帶卷 (TR)
    配用: ATSTK600-TQFP44-ND - STK600 SOCKET/ADAPTER 44-TQFP
    ATSTK500-ND - PROGRAMMER AVR STARTER KIT
    其它名稱: ATMEGA16-16AU SL383
    ATMEGA16-16AU SL383-ND
    ATMEGA16-16AUR-ND
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)當(dāng)前第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)
    2010-2012 Microchip Technology Inc.
    DS41417B-page 167
    PIC16(L)F722A/723A
    17.2.4
    ADDRESSING
    Once the SSP module has been enabled, it waits for a
    Start condition to occur. Following the Start condition,
    the 8 bits are shifted into the SSPSR register. All incom-
    ing bits are sampled with the rising edge of the clock
    line (SCL).
    17.2.4.1
    7-bit Addressing
    In 7-bit Addressing mode (Figure 17-10), the value of
    register SSPSR<7:1> is compared to the value of reg-
    ister SSPADD<7:1>. The address is compared on the
    falling edge of the eighth clock (SCL) pulse. If the
    addresses match, and the BF and SSPOV bits are
    clear, the following events occur:
    The SSPSR register value is loaded into the
    SSPBUF register.
    The BF bit is set.
    An ACK pulse is generated.
    SSP interrupt flag bit, SSPIF of the PIR1 register,
    is set (interrupt is generated if enabled) on the
    falling edge of the ninth SCL pulse.
    17.2.4.2
    10-bit Addressing
    In 10-bit Address mode, two address bytes need to be
    received by the slave (Figure 17-11). The five Most
    Significant bits (MSbs) of the first address byte specify
    if it is a 10-bit address. The R/W bit of the SSPSTAT
    register must specify a write so the slave device will
    receive the second address byte. For a 10-bit address,
    the first byte would equal ‘1111 0 A9 A8 0’, where
    A9 and A8 are the two MSbs of the address.
    The sequence of events for 10-bit address is as follows
    for reception:
    1.
    Load SSPADD register with high byte of address.
    2.
    Receive first (high) byte of address (bits SSPIF,
    BF and UA of the SSPSTAT register are set).
    3.
    Read the SSPBUF register (clears bit BF).
    4.
    Clear the SSPIF flag bit.
    5.
    Update the SSPADD register with second (low)
    byte of address (clears UA bit and releases the
    SCL line).
    6.
    Receive low byte of address (bits SSPIF, BF and
    UA are set).
    7.
    Update the SSPADD register with the high byte
    of address. If match releases SCL line, this will
    clear bit UA.
    8.
    Read the SSPBUF register (clears bit BF).
    9.
    Clear flag bit SSPIF.
    If data is requested by the master, once the slave has
    been addressed:
    1.
    Receive repeated Start condition.
    2.
    Receive repeat of high byte address with R/W = 1,
    indicating a read.
    3.
    BF bit is set and the CKP bit is cleared, stopping
    SCL and indicating a read request.
    4.
    SSPBUF is written, setting BF, with the data to
    send to the master device.
    5.
    CKP is set in software, releasing the SCL line.
    17.2.4.3
    Address Masking
    The Address Masking register (SSPMSK) is only
    accessible while the SSPM bits of the SSPCON
    register are set to ‘1001’. In this register, the user can
    select which bits of a received address the hardware
    will compare when determining an address match. Any
    bit that is set to a zero in the SSPMSK register, the
    corresponding bit in the received address byte and
    SSPADD register are ignored when determining an
    address match. By default, the register is set to all
    ones, requiring a complete match of a 7-bit address or
    the lower eight bits of a 10-bit address.
    相關(guān)PDF資料
    PDF描述
    ATMEGA16L-8AUR MCU AVR 16KB FLASH 16MHZ 44TQFP
    SC16IS752IBS,128 IC UART DUAL I2C/SPI 32-HVQFN
    SC16IS752IBS,157 IC DUAL UART 64BYTE 32HVQFN
    SC16IS752IPW,128 IC DUAL UART 64BYTE 28TSSOP
    SC16IS760IPW-T IC UART I2C/SPI 24-TSSOP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    ATmega16-16MC 功能描述:8位微控制器 -MCU AVR 16K FLASH 1K SRAM 512B EE RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    ATmega16-16MI 功能描述:8位微控制器 -MCU AVR 16K FLASH 1K SRAM 512B EE RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    ATMEGA16-16MJ 功能描述:IC MCU AVR 16K 5V 16MHZ 44-QFN RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:AVR® ATmega 標(biāo)準(zhǔn)包裝:9 系列:87C 核心處理器:8051 芯體尺寸:8-位 速度:40/20MHz 連通性:UART/USART 外圍設(shè)備:POR,WDT 輸入/輸出數(shù):32 程序存儲(chǔ)器容量:32KB(32K x 8) 程序存儲(chǔ)器類型:OTP EEPROM 大小:- RAM 容量:256 x 8 電壓 - 電源 (Vcc/Vdd):4.5 V ~ 5.5 V 數(shù)據(jù)轉(zhuǎn)換器:- 振蕩器型:內(nèi)部 工作溫度:0°C ~ 70°C 封裝/外殼:40-DIP(0.600",15.24mm) 包裝:管件
    ATMEGA16-16MQ 功能描述:8位微控制器 -MCU 16MHZ MLF EXT TEMP RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    ATMEGA16-16MQR 功能描述:8位微控制器 -MCU AVR 128KB FLASH 4KB EE 4KB SRAM RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT