Revision 13 2-39 Timing Characteristics 1.5 V DC Core Voltage Table 2-48 2.5 V LVCMOS Low Slew " />
<ins id="efsub"><xmp id="efsub"></xmp></ins>
  • 參數(shù)資料
    型號(hào): AGLE3000V5-FG484I
    廠商: Microsemi SoC
    文件頁數(shù): 116/166頁
    文件大?。?/td> 0K
    描述: IC FPGA 1KB FLASH 3M 484-FBGA
    標(biāo)準(zhǔn)包裝: 60
    系列: IGLOOe
    邏輯元件/單元數(shù): 75264
    RAM 位總計(jì): 516096
    輸入/輸出數(shù): 341
    門數(shù): 3000000
    電源電壓: 1.425 V ~ 1.575 V
    安裝類型: 表面貼裝
    工作溫度: -40°C ~ 85°C
    封裝/外殼: 484-BGA
    供應(yīng)商設(shè)備封裝: 484-FPBGA(23x23)
    IGLOOe Low Power Flash FPGAs
    Revision 13
    2-39
    Timing Characteristics
    1.5 V DC Core Voltage
    Table 2-48 2.5 V LVCMOS Low Slew – Applies to 1.5 V DC Core Voltage
    Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.425 V, Worst-Case VCCI = 2.3 V
    Drive Strength
    Speed
    Grade
    tDOUT tDP tDIN tPY tPYS tEOUT tZL
    tZH
    tLZ
    tHZ
    tZLS
    tZHS
    Unit
    s
    4 mA
    Std.
    0.97 5.55 0.18 1.31 1.41 0.66 5.66 4.75 2.28 1.96 9.26
    8.34
    ns
    8 mA
    Std.
    0.97 4.58 0.18 1.31 1.41 0.66 4.67 4.07 2.58 2.53 8.27
    7.66
    ns
    12 mA
    Std.
    0.97 3.89 0.18 1.31 1.41 0.66 3.97 3.58 2.78 2.91 7.56
    7.17
    ns
    16 mA
    Std.
    0.97 3.68 0.18 1.31 1.41 0.66 3.75 3.47 2.82 3.01 7.35
    7.06
    ns
    24 mA
    Std.
    0.97 3.59 0.18 1.31 1.41 0.66 3.66 3.48 2.88 3.37 7.26
    7.08
    ns
    Note: For specific junction temperature and voltage supply levels, refer to Table 2-6 on page 2-6 for derating values.
    Table 2-49 2.5 V LVCMOS High Slew – Applies to 1.5 V DC Core Voltage
    Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.425 V, Worst-Case VCCI = 2.3 V
    Drive Strength
    Speed
    Grade
    tDOUT tDP tDIN tPY tPYS tEOUT tZL
    tZH
    tLZ
    tHZ
    tZLS
    tZHS
    Unit
    s
    4 mA
    Std.
    0.97 2.94 0.18 1.31 1.41 0.66 3.00 2.68 2.28 2.03 6.60
    6.27
    ns
    8 mA
    Std.
    0.97 2.45 0.18 1.31 1.41 0.66 2.50 2.12 2.58 2.62 6.10
    5.72
    ns
    12 mA
    Std.
    0.97 2.15 0.18 1.31 1.41 0.66 2.20 1.85 2.78 2.98 5.80
    5.45
    ns
    16 mA
    Std.
    0.97 2.10 0.18 1.31 1.41 0.66 2.15 1.80 2.82 3.08 5.75
    5.40
    ns
    24 mA
    Std.
    0.97 2.11 0.18 1.31 1.41 0.66 2.16 1.74 2.88 3.47 5.75
    5.33
    ns
    Notes:
    1. Software default selection highlighted in gray.
    2. For specific junction temperature and voltage supply levels, refer to Table 2-6 on page 2-6 for derating values.
    相關(guān)PDF資料
    PDF描述
    M1AGLE3000V5-FGG484I IC FPGA 1KB FLASH 3M 484-FBGA
    M1AGLE3000V5-FG484I IC FPGA 1KB FLASH 3M 484-FBGA
    AGLE3000V5-FGG484I IC FPGA 1KB FLASH 3M 484-FBGA
    AX2000-2FG1152I IC FPGA AXCELERATOR 2M 1152-FBGA
    EP1SGX25DF672C6N IC STRATIX GX FPGA 25K 672-FBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    AGLE3000V5-FG896 功能描述:IC FPGA 1KB FLASH 3M 896-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:IGLOOe 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    AGLE3000V5-FG896ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOOe Low-Power Flash FPGAs with Flash Freeze Technology
    AGLE3000V5-FG896I 功能描述:IC FPGA 1KB FLASH 3M 896-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:IGLOOe 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    AGLE3000V5-FG896PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOOe Low-Power Flash FPGAs with Flash Freeze Technology
    AGLE3000V5-FGG484 功能描述:IC FPGA IGLOOE 1.5V 484FPBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:IGLOOe 標(biāo)準(zhǔn)包裝:60 系列:XP LAB/CLB數(shù):- 邏輯元件/單元數(shù):10000 RAM 位總計(jì):221184 輸入/輸出數(shù):244 門數(shù):- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應(yīng)商設(shè)備封裝:388-FPBGA(23x23) 其它名稱:220-1241
    <center id="6dvzy"></center><nobr id="6dvzy"><dfn id="6dvzy"></dfn></nobr>
    <nobr id="6dvzy"></nobr><big id="6dvzy"><strike id="6dvzy"><dl id="6dvzy"></dl></strike></big>