參數(shù)資料
    型號: ADSP-TS202SABPZ050
    廠商: Analog Devices Inc
    文件頁數(shù): 18/48頁
    文件大?。?/td> 0K
    描述: IC PROCESSOR 500MHZ 576BGA
    標(biāo)準(zhǔn)包裝: 1
    系列: TigerSHARC®
    類型: 定點/浮點
    接口: 主機(jī)接口,連接端口,多處理器
    時鐘速率: 500MHz
    非易失內(nèi)存: 外部
    芯片上RAM: 1.5MB
    電壓 - 輸入/輸出: 2.50V
    電壓 - 核心: 1.05V
    工作溫度: -40°C ~ 85°C
    安裝類型: 表面貼裝
    封裝/外殼: 576-BBGA 裸露焊盤
    供應(yīng)商設(shè)備封裝: 576-BGA-ED(25x25)
    包裝: 托盤
    ADSP-TS202S
    Rev. C
    |
    Page 25 of 48
    |
    December 2006
    Table 23. Reference Clocks—System Clock (SCLK) Cycle Time
    Parameter
    Description
    SCLKRAT = 4
    ×, 6×, 8×, 10×, 12×
    SCLKRAT = 5
    ×, 7×
    Unit
    Min
    Max
    Min
    Max
    tSCLK
    1, 2, 3
    System Clock Cycle Time
    8
    50
    8
    50
    ns
    tSCLKH
    System Clock Cycle High Time
    0.40
    × tSCLK
    0.60
    × tSCLK
    0.45
    × tSCLK
    0.55
    × tSCLK
    ns
    tSCLKL
    System Clock Cycle Low Time
    0.40
    × tSCLK
    0.60
    × tSCLK
    0.45
    × tSCLK
    0.55
    × tSCLK
    ns
    tSCLKF
    System Clock Transition Time—Falling Edge4
    1.5
    ns
    tSCLKR
    System Clock Transition Time—Rising Edge
    1.5
    ns
    tSCLKJ
    5, 6
    System Clock Jitter Tolerance
    500
    ps
    1 For more information, see Table 3 on Page 12.
    3 The value of (tSCLK / SCLKRAT2-0) must not violate the specification for tCCLK.
    4 System clock transition times apply to minimum SCLK cycle time (tSCLK) only.
    5 Actual input jitter should be combined with ac specifications for accurate timing analysis.
    6 Jitter specification is maximum peak-to-peak time interval error (TIE) jitter.
    Figure 10. Reference Clocks—System Clock (SCLK) Cycle Time
    Table 24. Reference Clocks—JTAG Test Clock (TCK) Cycle Time
    Parameter
    Description
    Min
    Max
    Unit
    tTCK
    Test Clock (JTAG) Cycle Time
    Greater of 30 or tCCLK
    × 4ns
    tTCKH
    Test Clock (JTAG) Cycle High Time
    12
    ns
    tTCKL
    Test Clock (JTAG) Cycle Low Time
    12
    ns
    Figure 11. Reference Clocks—JTAG Test Clock (TCK) Cycle Time
    SCLK
    tSCLK
    tSCLKH
    tSCLKL
    tSCLKJ
    tSCLKF
    tSCLKR
    TCK
    tTCK
    tTCKH
    tTCKL
    相關(guān)PDF資料
    PDF描述
    ADSP-TS203SABP-050 IC DSP FLOAT/FIXED 500MHZ 576BGA
    ADUC7021BCPZ62-RL7 IC MCU 12BIT 1MSPS UART 40-LFCSP
    ADUC7023BCPZ62I-R7 IC MCU 12BIT 62KB FLASH 32LFCSP
    ADUC7024BCPZ62 IC MCU FLSH 62K ANLG I/O 64LFCSP
    ADUC7032BSTZ-88 IC MCU 96K FLASH DUAL 48LQFP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    ADSP-TS203SABP-050 功能描述:IC DSP FLOAT/FIXED 500MHZ 576BGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:TigerSHARC® 標(biāo)準(zhǔn)包裝:2 系列:StarCore 類型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:431-FCPBGA(20x20) 包裝:托盤
    ADSP-TS203SABP-05X 制造商:Analog Devices 功能描述:
    ADSP-TS203SABPZ050 功能描述:IC PROCESSOR 500MHZ 576BGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:TigerSHARC® 標(biāo)準(zhǔn)包裝:2 系列:StarCore 類型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:431-FCPBGA(20x20) 包裝:托盤
    ADSP-TS203SBBPZ050 制造商:Analog Devices 功能描述:DSP - Bulk
    ADSQ-1410 制造商:MURATA-PS 制造商全稱:Murata Power Solutions Inc. 功能描述:Quad 14-Bit, 10 MSPS Sampling A/D Converter