Test Conditions/Comments2 LVPECL P" />
參數(shù)資料
型號: AD9577BCPZ-R7
廠商: Analog Devices Inc
文件頁數(shù): 3/44頁
文件大小: 0K
描述: IC CLOCK GENERATOR 40LFCSP
標(biāo)準(zhǔn)包裝: 750
系列: PCI Express® (PCIe)
類型: 扇出緩沖器(分配),網(wǎng)絡(luò)時鐘發(fā)生器
PLL:
主要目的: 以太網(wǎng),PCI Express(PCIe),SONET/SDH
輸入: 時鐘,晶體
輸出: LVCMOS,LVDS,LVPECL
電路數(shù): 1
比率 - 輸入:輸出: 2:5
差分 - 輸入:輸出: 無/是
頻率 - 最大: 637.5MHz
電源電壓: 3 V ~ 3.6 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 40-WFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 40-LFCSP-WQ(6x6)
包裝: 帶卷 (TR)
其它名稱: AD9577BCPZ-R7TR
Data Sheet
AD9577
Rev. 0 | Page 11 of 44
Min
Typ
Max
Unit
Test Conditions/Comments2
LVPECL PERIOD AND CYCLE-TO-CYCLE JITTER (100.12 MHz OUTPUT)
25 MHz crystal used, fractional-N
operation, Nb = 100, FRAC = 15,
MOD = 125, Vx = 5, Dx = 5
Output Peak-to-Peak Period Jitter
13
ps p-p
10,000 cycles, average of 25 measurements
Output RMS Period Jitter
2
ps rms
10,000 cycles, average of 25 measurements
Output Peak-to-Peak, Cycle-to-Cycle Jitter
20
ps p-p
1,000 cycles, average of 25 measurements
Output RMS Cycle-to-Cycle Jitter
3
ps rms
1,000 cycles, average of 25 measurements
LVDS PERIOD AND CYCLE-TO-CYCLE JITTER (100.12 MHz OUTPUT)
25 MHz crystal used, fractional-N
operation, Nb = 100, FRAC = 15,
MOD = 125, Vx = 5, Dx = 5
Output Peak-to-Peak Period Jitter
17
ps p-p
10,000 cycles, average of 25 measurements
Output RMS Period Jitter
2
ps rms
10,000 cycles, average of 25 measurements
Output Peak-to-Peak, Cycle-to-Cycle Jitter
26
ps p-p
1,000 cycles, average of 25 measurements
Output RMS Cycle-to-Cycle Jitter
4
ps rms
1,000 cycles, average of 25 measurements
CMOS PERIOD AND CYCLE-TO-CYCLE JITTER (100.12 MHz OUTPUT)
25 MHz crystal used, 50 Ω load,
fractional-N operation, Nb = 100,
FRAC = 15, MOD = 125, Vx = 5, Dx = 5
Output Peak-to-Peak Period Jitter
25
ps p-p
10,000 cycles, average of 25 measurements
Output RMS Period Jitter
3
ps rms
10,000 cycles, average of 25 measurements
Output Peak-to-Peak, Cycle-to-Cycle Jitter
36
ps p-p
1,000 cycles, average of 25 measurements
Output RMS Cycle-to-Cycle Jitter
6
ps rms
1,000 cycles, average of 25 measurements
1 All period and cycle-to-cycle jitter measurements are made with a Tektronix DPO70604 oscilloscope.
2 x indicates either 2 or 3 for any given test condition.
CMOS REFERENCE CLOCK OUTPUT JITTER
Table 6.
Parameter
Min
Typ
Max
Unit
Test Conditions/Comments
JITTER INTEGRATION BANDWIDTH
Jitter measurement at 25 MHz is equipment limited
12 kHz to 5 MHz
680
1000
fs rms
25 MHz
200 kHz to 5 MHz
670
950
fs rms
相關(guān)PDF資料
PDF描述
AD9600ABCPZ-150 IC ADC 10BIT 150MSPS 64LFCSP
AD9608BCPZRL7-125 IC ADC 10BIT 125MSPS 64LFCSP
AD9609BCPZRL7-80 IC ADC 10BIT SRL/SPI 80M 32LFCSP
AD9613BCPZ-170 IC ADC 12BIT SRL 170MSPS 64LFCSP
AD9627ABCPZ-125 IC ADC 12BIT 1255MSPS 64LFCSP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD9577BCPZ-RL 功能描述:IC CLK GEN PLL DUAL 40LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
AD9577-EVALZ 制造商:AD 制造商全稱:Analog Devices 功能描述:Clock Generator with Dual PLLs
AD9578BCPZ 功能描述:IC PLL CLOCK GEN 20MHZ 48LFCSP 制造商:analog devices inc. 系列:- 包裝:托盤 零件狀態(tài):有效 類型:* PLL:帶旁路 輸入:LVCMOS,LVDS,LVPECL,晶體 輸出:HCSL,LVCMOS,LVDS,LVPECL 電路數(shù):1 比率 - 輸入:輸出:2:5 差分 - 輸入:輸出:是/是 頻率 - 最大值:919MHz 分頻器/倍頻器:是/無 電壓 - 電源:2.375 V ~ 3.63 V 工作溫度:-25°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤,CSP 供應(yīng)商器件封裝:48-LFCSP-VQ(7x7) 標(biāo)準(zhǔn)包裝:1
AD9578BCPZ-REEL7 功能描述:IC PLL CLOCK GEN 20MHZ 48LFCSP 制造商:analog devices inc. 系列:- 包裝:剪切帶(CT) 零件狀態(tài):有效 類型:* PLL:帶旁路 輸入:LVCMOS,LVDS,LVPECL,晶體 輸出:HCSL,LVCMOS,LVDS,LVPECL 電路數(shù):1 比率 - 輸入:輸出:2:5 差分 - 輸入:輸出:是/是 頻率 - 最大值:919MHz 分頻器/倍頻器:是/無 電壓 - 電源:2.375 V ~ 3.63 V 工作溫度:-25°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤,CSP 供應(yīng)商器件封裝:48-LFCSP-VQ(7x7) 標(biāo)準(zhǔn)包裝:1
AD95S08KAC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:THYRISTOR MODULE|DOUBLER|HALF-CNTLD|POSITIVE|15V V(RRM)|95A I(T)