<menu id="wobfb"></menu>
    <mark id="wobfb"></mark>
    <center id="wobfb"></center>

    收藏本站
    • 您好,
      買賣IC網歡迎您。
    • 請登錄
    • 免費注冊
    • 我的買賣
    • 新采購0
    • VIP會員服務
    • [北京]010-87982920
    • [深圳]0755-82701186
    • 網站導航
    發(fā)布緊急采購
    • IC現(xiàn)貨
    • IC急購
    • 電子元器件
    VIP會員服務
    • 您現(xiàn)在的位置:買賣IC網 > PDF目錄375230 > AD1893JST (ANALOG DEVICES INC) Low Cost SamplePort 16-Bit Stereo Asynchronous Sample Rate Converter PDF資料下載
    參數資料
    型號: AD1893JST
    廠商: ANALOG DEVICES INC
    元件分類: 消費家電
    英文描述: Low Cost SamplePort 16-Bit Stereo Asynchronous Sample Rate Converter
    中文描述: SPECIALTY CONSUMER CIRCUIT, PQFP44
    封裝: 10 X 10 MM, LQFP-44
    文件頁數: 5/20頁
    文件大小: 216K
    代理商: AD1893JST
    第1頁第2頁第3頁第4頁當前第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁
    AD1893
    REV. A
    –5–
    AD1893 PIN LIST
    Serial Input Interface
    Pin Name
    DIP
    LQFP I/O
    Description
    DATA_I
    3
    43
    I
    Serial input, MSB first, containing two channels of 4 to 16 bits of twos-complement data per
    channel.
    Bit clock input for input data. Need not run continuously; may be gated or used in a burst fashion.
    Word clock input for input data. This input is rising edge sensitive. (Not required in L
    R
    input
    data clock triggered modes.)
    Left/
    right
    clock input for input data. Must run continuously.
    BCLK_I
    WCLK_I
    4
    5
    2
    3
    I
    I
    L
    R
    _I
    6
    4
    I
    Serial Output Interface
    Pin Name
    DIP
    LQFP I/O
    Description
    DATA_O
    23
    30
    O
    Serial output, MSB first, containing two channels of 4- to 24-bits of twos-complement data per
    channel.
    Bit clock input for output data. Need not run continuously; may be gated or used in a burst
    fashion.
    Word clock input for output data. This input is rising edge sensitive. (Not required in L
    R
    output
    data clock triggered modes.)
    Left/
    right
    clock input for output data. Must run continuously.
    BCLK_O
    26
    35
    I
    WCLK_O
    25
    32
    I
    L
    R
    _O
    24
    31
    I
    Input Control Signals
    Pin Name
    DIP
    LQFP
    I/O Description
    BKPOL_I
    10
    9
    I
    Bit clock polarity. LO: Normal mode. Input data is sampled on rising edges of BCLK_I. HI:
    Inverted mode. Input data is sampled on falling edges of BCLK_I.
    MODE0_I
    MODE1_I
    11
    12
    10
    13
    I
    I
    Serial mode zero control for input port.
    Serial mode one control for input port.
    MODE0_I
    MODE1_I
    0
    0
    0
    1
    1
    0
    1
    1
    Left-justified, no MSB delay, L
    R
    _I clock triggered.
    Left-justified, MSB delay, L
    R
    _I clock triggered.
    Right-justified, MSB delayed 16 bit clock periods from L
    R
    _I transition.
    WCLK
    _
    I triggered, no MSB delay.
    PIN CONFIGURATIONS
    DIP
    1
    2
    3
    7
    8
    9
    10
    11
    12
    4
    5
    6
    13
    14
    28
    27
    26
    22
    21
    20
    19
    18
    17
    25
    24
    23
    16
    15
    SERIAL IN
    SERIAL OUT
    COEF ROM
    MULT
    FIFO
    CLOCK
    TRACKING
    ACCUM
    XTAL_I
    DATA_I
    BCLK_I
    WCLK_I
    V
    DD
    GND
    NC
    BKPOL_I
    MODE0_I
    MODE1_I
    GND
    RESET
    L
    R
    _I
    SETSLW
    PWRDWN
    BCLK_O
    WCLK_O
    DATA_O
    V
    DD
    GND
    NC
    BKPOL_O
    MODE0_O
    MODE1_O
    MUTE_O
    MUTE_I
    L
    R
    _O
    AD1893
    XTAL_O
    LQFP
    NC = NO CONNECT
    NC
    WCLK_O
    NC
    V
    DD
    GND
    DATA_O
    NC
    BCLK_I
    NC
    V
    DD
    GND
    WCLK_I
    N
    D
    X
    N
    S
    X
    N
    M
    G
    N
    M
    N
    N
    P
    B
    N
    M
    M
    N
    N
    BKPOL_O
    MODE0_O
    NC
    NC
    BKPOL_I
    MODE0_I
    NC
    NC
    44
    39 38
    33
    40
    AD1893
    41
    42
    28
    27
    26
    43
    31
    30
    29
    32
    25
    24
    23
    21 22
    18
    20
    19
    12 13
    15 16 17
    14
    1
    2
    6
    4
    5
    3
    7
    8
    11
    9
    10
    36
    35 34
    N
    37
    L
    R
    _I
    L
    R
    _O
    R
    SERIAL IN
    MULT
    FIFO
    ACCUM
    CLOCK
    TRACKING
    SERIAL OUT
    COEF ROM
    相關PDF資料
    PDF描述
    AD1893 Low Cost SamplePort 16-Bit Stereo Asynchronous Sample Rate Converter(低成本采樣端口16位立體聲異步采樣率轉換器)
    AD1895 3 V/5 V Digital Audio Receiver,External APLL(數字音頻接收器)
    AD1970 Digital BTSC Encoder with Integrated ADC and DAC
    AD1970JSTZ Digital BTSC Encoder with Integrated ADC and DAC
    AD1970JSTZRL Digital BTSC Encoder with Integrated ADC and DAC
    相關代理商/技術參數
    參數描述
    AD1893JSTZ 功能描述:IC SAMPLE-RATE CONV 16BIT 44TQFP RoHS:是 類別:集成電路 (IC) >> 線性 - 音頻處理 系列:SamplePort™ 其它有關文件:STA321 View All Specifications 標準包裝:1 系列:Sound Terminal™ 類型:音頻處理器 應用:數字音頻 安裝類型:表面貼裝 封裝/外殼:64-LQFP 裸露焊盤 供應商設備封裝:64-LQFP EP(10x10) 包裝:Digi-Reel® 其它名稱:497-11050-6
    AD1893JSTZRL 功能描述:IC SAMPLE-RATE CONV 16BIT 44TQFP RoHS:是 類別:集成電路 (IC) >> 線性 - 音頻處理 系列:SamplePort™ 其它有關文件:STA321 View All Specifications 標準包裝:1 系列:Sound Terminal™ 類型:音頻處理器 應用:數字音頻 安裝類型:表面貼裝 封裝/外殼:64-LQFP 裸露焊盤 供應商設備封裝:64-LQFP EP(10x10) 包裝:Digi-Reel® 其它名稱:497-11050-6
    AD1895 制造商:AD 制造商全稱:Analog Devices 功能描述:192 kHz Stereo Asynchronous Sample Rate Converter
    AD1895AYRS 制造商:Analog Devices 功能描述:Sample Rate Converter 28-Pin SSOP 制造商:Rochester Electronics LLC 功能描述:192KHZ 8:1 STEREO ASYNC SAMPLE RATE CONV - Bulk 制造商:Analog Devices 功能描述:IC STEREO ASR CONVERTER
    AD1895AYRSRL 制造商:Analog Devices 功能描述:Sample Rate Converter 28-Pin SSOP T/R
    發(fā)布緊急采購,3分鐘左右您將得到回復。

    采購需求

    (若只采購一條型號,填寫一行即可)

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

    *型號 *數量 廠商 批號 封裝
    添加更多采購

    我的聯(lián)系方式

    *
    *
    *
    • VIP會員服務 |
    • 廣告服務 |
    • 付款方式 |
    • 聯(lián)系我們 |
    • 招聘銷售 |
    • 免責條款 |
    • 網站地圖

    感谢您访问我们的网站,您可能还对以下资源感兴趣:

    两性色午夜免费视频
  1. <mark id="kl9bl"><label id="kl9bl"><bdo id="kl9bl"></bdo></label></mark>