Table 2-17 A54SX08A Timing Characteristics (Worst-Case Commercial Conditions V
參數(shù)資料
型號: A54SX32A-2FG144I
廠商: Microsemi SoC
文件頁數(shù): 46/108頁
文件大?。?/td> 0K
描述: IC FPGA SX 48K GATES 144-FBGA
標(biāo)準包裝: 160
系列: SX-A
LAB/CLB數(shù): 2880
輸入/輸出數(shù): 111
門數(shù): 48000
電源電壓: 2.25 V ~ 5.25 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 85°C
封裝/外殼: 144-LBGA
供應(yīng)商設(shè)備封裝: 144-FPBGA(13x13)
SX-A Family FPGAs
2- 22
v5.3
Table 2-17 A54SX08A Timing Characteristics
(Worst-Case Commercial Conditions VCCA = 2.25 V, VCCI = 4.75 V, TJ = 70°C)
Parameter
Description
–2 Speed
–1 Speed
Std. Speed
–F Speed
Units
Min.
Max.
Min.
Max.
Min.
Max.
Min.
Max.
Dedicated (Hardwired) Array Clock Networks
tHCKH
Input Low to High
(Pad to R-cell Input)
1.2
1.3
1.5
2.3
ns
tHCKL
Input High to Low
(Pad to R-cell Input)
1.0
1.2
1.4
2.0
ns
tHPWH
Minimum Pulse Width High
1.6
1.8
2.1
2.9
ns
tHPWL
Minimum Pulse Width Low
1.6
1.8
2.1
2.9
ns
tHCKSW
Maximum Skew
0.4
0.5
0.8
ns
tHP
Minimum Period
3.2
3.6
4.2
5.8
ns
fHMAX
Maximum Frequency
313
278
238
172
MHz
Routed Array Clock Networks
tRCKH
Input Low to High (Light Load)
(Pad to R-cell Input)
0.9
1.0
1.2
1.7
ns
tRCKL
Input High to Low (Light Load)
(Pad to R-cell Input)
1.5
1.7
2.0
2.7
ns
tRCKH
Input Low to High (50% Load)
(Pad to R-cell Input)
0.9
1.0
1.2
1.7
ns
tRCKL
Input High to Low (50% Load)
(Pad to R-cell Input)
1.5
1.7
2.0
2.7
ns
tRCKH
Input Low to High (100% Load)
(Pad to R-cell Input)
1.1
1.3
1.5
2.1
ns
tRCKL
Input High to Low (100% Load)
(Pad to R-cell Input)
1.6
1.8
2.1
2.9
ns
tRPWH
Minimum Pulse Width High
1.6
1.8
2.1
2.9
ns
tRPWL
Minimum Pulse Width Low
1.6
1.8
2.1
2.9
ns
tRCKSW
Maximum Skew (Light Load)
0.8
0.9
1.1
1.5
ns
tRCKSW
Maximum Skew (50% Load)
0.8
1.0
1.1
1.5
ns
tRCKSW
Maximum Skew (100% Load)
0.9
1.0
1.2
1.7
ns
相關(guān)PDF資料
PDF描述
APA450-PQ208 IC FPGA PROASIC+ 450K 208-PQFP
APA450-PQG208 IC FPGA PROASIC+ 450K 208-PQFP
EP4CGX30CF23I7 IC CYCLONE IV GX FPGA 30K 484FBG
AMM22DTAN-S189 CONN EDGECARD 44POS R/A .156 SLD
AMM22DTAH-S189 CONN EDGECARD 44POS R/A .156 SLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
A54SX32A-2FG256 功能描述:IC FPGA SX 48K GATES 256-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 標(biāo)準包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
A54SX32A-2FG256I 功能描述:IC FPGA SX 48K GATES 256-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 標(biāo)準包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
A54SX32A-2FG484 功能描述:IC FPGA SX 48K GATES 484-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計:6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
A54SX32A-2FG484I 功能描述:IC FPGA SX 48K GATES 484-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計:6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
A54SX32A-2FGG144 功能描述:IC FPGA SX 48K GATES 144-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 標(biāo)準包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)