Table 2-5 3.3 V LVTTL and 5 V TTL Electrical Specifications Symbol Parameter Commercial " />
參數(shù)資料
型號: A54SX32A-2FG144
廠商: Microsemi SoC
文件頁數(shù): 24/108頁
文件大?。?/td> 0K
描述: IC FPGA SX 48K GATES 144-FBGA
標準包裝: 160
系列: SX-A
LAB/CLB數(shù): 2880
輸入/輸出數(shù): 111
門數(shù): 48000
電源電壓: 2.25 V ~ 5.25 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 70°C
封裝/外殼: 144-LBGA
供應商設備封裝: 144-FPBGA(13x13)
SX-A Family FPGAs
2- 2
v5.3
Electrical Specifications
Table 2-5 3.3 V LVTTL and 5 V TTL Electrical Specifications
Symbol
Parameter
Commercial
Industrial
Min.
Max.
Min.
Max.
Units
VOH
VCCI = Minimum
VI = VIH or VIL
(IOH = –1 mA)
0.9 VCCI
V
VCCI = Minimum
VI = VIH or VIL
(IOH = –8 mA)
2.4
V
VOL
VCCI = Minimum
VI = VIH or VIL
(IOL= 1 mA)
0.4
V
VCCI = Minimum
VI = VIH or VIL
(IOL= 12 mA)
0.4
V
VIL
Input Low Voltage
0.8
V
VIH
Input High Voltage
2.0
5.75
2.0
5.75
V
IIL/IIH
Input Leakage Current, VIN = VCCI or GND
–10
10
–10
10
A
IOZ
Tristate Output Leakage Current
–10
10
–10
10
A
tR, tF
Input Transition Time tR, tF
10
ns
CIO
I/O Capacitance
10
pF
ICC
Standby Current
10
20
mA
IV Curve* Can be derived from the IBIS model on the web.
Note: *The IBIS model can be found at http://www.actel.com/download/ibis/default.aspx.
Table 2-6 2.5 V LVCMOS2 Electrical Specifications
Symbol
Parameter
Commercial
Industrial
Min.
Max.
Min.
Max.
Units
VOH
VDD = MIN,
VI = VIH or VIL
(IOH = –100 μA)
2.1
V
VDD = MIN,
VI = VIH or VIL
(IOH = –1 mA)
2.0
V
VDD = MIN,
VI = VIH or VIL
(IOH =–-2 mA)
1.7
V
VOL
VDD = MIN,
VI = VIH or VIL
(IOL= 100 μA)
0.2
V
VDD = MIN,
VI = VIH or VIL
(IOL= 1 mA)
0.4
V
VDD = MIN,
VI = VIH or VIL
(IOL= 2 mA)
0.7
V
VIL
Input Low Voltage, VOUT ≤ VVOL(max)
-0.3
0.7
-0.3
0.7
V
VIH
Input High Voltage, VOUT ≥ VVOH(min)
1.75.751.7
5.75
V
IIL/IIH
Input Leakage Current, VIN = VCCI or GND
–10
10
–10
10
A
IOZ
Tristate Output Leakage Current, VOUT = VCCI or GND
–10
10
–10
10
A
tR, tF
Input Transition Time tR, tF
10
ns
CIO
I/O Capacitance
10
pF
ICC
Standby Current
10
20
mA
IV Curve* Can be derived from the IBIS model on the web.
Note: *The IBIS model can be found at http://www.actel.com/download/ibis/default.aspx.
相關PDF資料
PDF描述
HMC35DRAS CONN EDGECARD 70POS R/A .100 SLD
A54SX32A-2FGG144 IC FPGA SX 48K GATES 144-FBGA
A54SX32A-1FGG144I IC FPGA SX 48K GATES 144-FBGA
952-015-030R121 BACKSHELL 15POS STRGHT DIECAST
981-025-130R121 BACKSHELL 25POS R/A DIE CAST
相關代理商/技術參數(shù)
參數(shù)描述
A54SX32A-2FG144I 功能描述:IC FPGA SX 48K GATES 144-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 標準包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應商設備封裝:484-FPBGA(27X27)
A54SX32A-2FG256 功能描述:IC FPGA SX 48K GATES 256-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 標準包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應商設備封裝:484-FPBGA(27X27)
A54SX32A-2FG256I 功能描述:IC FPGA SX 48K GATES 256-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 標準包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應商設備封裝:484-FPBGA(27X27)
A54SX32A-2FG484 功能描述:IC FPGA SX 48K GATES 484-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 產(chǎn)品培訓模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標準包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計:6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應商設備封裝:484-FBGA(23x23)
A54SX32A-2FG484I 功能描述:IC FPGA SX 48K GATES 484-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 產(chǎn)品培訓模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標準包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計:6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應商設備封裝:484-FBGA(23x23)