• 參數(shù)資料
    型號(hào): A42MX36-3VQ100I
    廠商: Electronic Theatre Controls, Inc.
    英文描述: Hex Inverters 14-TSSOP -40 to 85
    中文描述: 40MX和42MX FPGA系列
    文件頁(yè)數(shù): 41/123頁(yè)
    文件大?。?/td> 854K
    代理商: A42MX36-3VQ100I
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)當(dāng)前第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)
    40MX and 42MX FPGA Families
    v6.0
    1-35
    PCI System Timing Specification
    Table 26
    and
    Table 27
    list the critical PCI timing
    parameters and the corresponding timing parameters
    for the MX PCI-compliant devices.
    PCI Models
    Actel provides synthesizable VHDL and Verilog-HDL
    models for a PCI Target interface, a PCI Target and
    Target+DMA Master interface. Contact your Actel sales
    representative for more details.
    Table 26
    Clock Specification for 33 MHz PCI
    Symbol
    Parameter
    PCI
    A42MX24
    A42MX36
    Units
    Min.
    Max.
    Min.
    Max.
    Min.
    Max.
    t
    CYC
    CLK Cycle Time
    30
    4.0
    4.0
    ns
    t
    HIGH
    CLK High Time
    11
    1.9
    1.9
    ns
    t
    LOW
    CLK Low Time
    11
    1.9
    1.9
    ns
    Table 27
    Timing Parameters for 33 MHz PCI
    PCI
    A42MX24
    A42MX36
    Symbol
    Parameter
    Min.
    Max.
    Min.
    Max.
    Min.
    Max.
    Units
    t
    VAL
    CLK to Signal Valid—Bused Signals
    2
    11
    2.0
    9.0
    2.0
    9.0
    ns
    t
    VAL(PTP)
    CLK to Signal Valid—Point-to-Point
    2
    2
    12
    2.0
    9.0
    2.0
    9.0
    ns
    t
    ON
    Float to Active
    2
    2.0
    4.0
    2.0
    4.0
    ns
    t
    OFF
    Active to Float
    28
    8.3
    1
    8.3
    1
    ns
    t
    SU
    Input Set-Up Time to CLK—Bused Signals
    7
    1.5
    1.5
    ns
    t
    SU(PTP)
    Input Set-Up Time to CLK—Point-to-Point
    10, 12
    2
    1.5
    1.5
    ns
    t
    H
    Input Hold to CLK
    0
    0
    0
    ns
    Notes:
    1. T
    OFF
    is system dependent. MX PCI devices have 7.4 ns turn-off time, reflection is typically an additional 10 ns.
    2. REQ# and GNT# are point-to-point signals and have different output valid delay and input setup times than do bussed signals.
    GNT# has a setup of 10; REW# has a setup of 12.
    相關(guān)PDF資料
    PDF描述
    A42MX36-3VQ100M Hex Inverters 14-TSSOP -40 to 85
    A42MX36-FBG100 Hex Inverters 14-TSSOP -40 to 85
    A42MX36-FBG100A Hex Inverters 14-TSSOP -40 to 85
    A42MX36-FBG100B Hex Inverters 14-TSSOP -40 to 85
    A42MX36-FBG100ES Hex Inverters 14-TSSOP -40 to 85
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    A42MX36-BG272 功能描述:IC FPGA MX SGL CHIP 54K 272-PBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:MX 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計(jì):6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
    A42MX36-BG272I 功能描述:IC FPGA MX SGL CHIP 54K 272-PBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:MX 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    A42MX36-BG272M 制造商:Microsemi Corporation 功能描述:FPGA 42MX Family 54K Gates 1184 Cells 79MHz/131MHz 0.45um Technology 3.3V/5V 272-Pin BGA 制造商:Microsemi Corporation 功能描述:FPGA 54K GATES 1184 CELLS 79MHZ/131MHZ 0.45UM 3.3V/5V 272BGA - Trays 制造商:Microsemi Corporation 功能描述:IC FPGA 202 I/O 272PBGA 制造商:Microsemi Corporation 功能描述:IC FPGA MX SGL CHIP 54K 272-PBGA
    A42MX36-BGG272 功能描述:IC FPGA MX SGL CHIP 54K 272-PBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:MX 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計(jì):6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
    A42MX36-BGG272I 功能描述:IC FPGA MX SGL CHIP 54K 272-PBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:MX 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)