<option id="7snsc"><option id="7snsc"><tbody id="7snsc"></tbody></option></option>
      <pre id="7snsc"></pre>
            • <sup id="7snsc"><small id="7snsc"><small id="7snsc"></small></small></sup>

            • <bdo id="7snsc"></bdo>
              收藏本站
              • 您好,
                買賣IC網(wǎng)歡迎您。
              • 請登錄
              • 免費(fèi)注冊
              • 我的買賣
              • 新采購0
              • VIP會員服務(wù)
              • [北京]010-87982920
              • [深圳]0755-82701186
              • 網(wǎng)站導(dǎo)航
              發(fā)布緊急采購
              • IC現(xiàn)貨
              • IC急購
              • 電子元器件
              VIP會員服務(wù)
              • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄379525 > A42MX16-3TQ100M (Electronic Theatre Controls, Inc.) Octal Buffers and Line Drivers With 3-State Outputs 20-SO -40 to 85 PDF資料下載
              參數(shù)資料
              型號: A42MX16-3TQ100M
              廠商: Electronic Theatre Controls, Inc.
              英文描述: Octal Buffers and Line Drivers With 3-State Outputs 20-SO -40 to 85
              中文描述: 40MX和42MX FPGA系列
              文件頁數(shù): 55/123頁
              文件大小: 854K
              代理商: A42MX16-3TQ100M
              第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁當(dāng)前第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁
              40MX and 42MX FPGA Families
              v6.0
              1-49
              Input Module Propagation Delays
              t
              INYH
              Pad-to-Y HIGH
              1.0
              1.2
              1.3
              1.6
              2.2
              ns
              t
              INYL
              Pad-to-Y LOW
              0.8
              0.9
              1.0
              1.2
              1.7
              ns
              t
              INGH
              G to Y HIGH
              1.3
              1.4
              1.6
              1.9
              2.7
              ns
              t
              INGL
              Input Module Predicted Routing Delays
              2
              G to Y LOW
              1.3
              1.4
              1.6
              1.9
              2.7
              ns
              t
              IRD1
              FO=1 Routing Delay
              2.0
              2.2
              2.5
              3.0
              4.2
              ns
              t
              IRD2
              FO=2 Routing Delay
              2.3
              2.5
              2.9
              3.4
              4.7
              ns
              t
              IRD3
              FO=3 Routing Delay
              2.5
              2.8
              3.2
              3.7
              5.2
              ns
              t
              IRD4
              FO=4 Routing Delay
              2.8
              3.1
              3.5
              4.1
              5.7
              ns
              t
              IRD8
              Global Clock Network
              FO=8 Routing Delay
              3.7
              4.1
              4.7
              5.5
              7.7
              ns
              t
              CKH
              Input LOW to HIGH
              FO = 32
              FO = 256
              2.4
              2.7
              2.7
              3.0
              3.0
              3.4
              3.6
              4.0
              5.0
              5.5
              ns
              ns
              t
              CKL
              Input HIGH to LOW
              FO = 32
              FO = 256
              3.5
              3.9
              3.9
              4.3
              4.4
              4.9
              5.2
              5.7
              7.3
              8.0
              ns
              ns
              t
              PWH
              Minimum Pulse
              Width HIGH
              FO = 32
              FO = 256
              1.2
              1.3
              1.4
              1.5
              1.5
              1.7
              1.8
              2.0
              2.5
              2.7
              ns
              ns
              t
              PWL
              Minimum Pulse
              Width LOW
              FO = 32
              FO = 256
              1.2
              1.3
              1.4
              1.5
              1.5
              1.7
              1.8
              2.0
              2.5
              2.7
              ns
              ns
              t
              CKSW
              Maximum Skew
              FO = 32
              FO = 256
              0.3
              0.3
              0.3
              0.3
              0.4
              0.4
              0.5
              0.5
              0.6
              0.6
              ns
              ns
              t
              SUEXT
              Input Latch External
              Set-Up
              FO = 32
              FO = 256
              0.0
              0.0
              0.0
              0.0
              0.0
              0.0
              0.0
              0.0
              0.0
              0.0
              ns
              ns
              t
              HEXT
              Input Latch External
              Hold
              FO = 32
              FO = 256
              2.3
              2.2
              2.6
              2.4
              3.0
              3.3
              3.5
              3.9
              4.9
              5.5
              ns
              ns
              t
              P
              Minimum Period
              FO = 32
              FO = 256
              3.4
              3.7
              3.7
              4.1
              4.0
              4.5
              4.7
              5.2
              7.8
              8.6
              ns
              ns
              f
              MAX
              Maximum Frequency
              FO = 32
              FO = 256
              296
              268
              269
              244
              247
              224
              215
              195
              129
              117
              MHz
              MHz
              Table 32
              A42MX09 Timing Characteristics (Nominal 5.0V Operation) (Continued)
              (Worst-Case Commercial Conditions, V
              CCA
              = 4.75V, T
              J
              = 70°C)
              ‘–3’ Speed
              ‘–2’ Speed
              ‘–1’ Speed
              ‘Std’ Speed
              ‘–F’ Speed
              Units
              Parameter Description
              Min.
              Max.
              Min.
              Max.
              Min.
              Max.
              Min.
              Max.
              Min.
              Max.
              Notes:
              1. For dual-module macros, use t
              PD1
              + t
              RD1
              + t
              PDn
              , t
              CO
              + t
              RD1
              + t
              PDn
              , or t
              PD1
              + t
              RD1
              + t
              SUD
              , whichever is appropriate.
              2. Routing delays are for typical designs across worst-case operating conditions. These parameters should be used for estimating
              device performance. Post-route timing analysis or simulation is required to determine actual performance.
              3. Data applies to macros based on the S-module. Timing parameters for sequential macros constructed from C-modules can be
              obtained from the Timer utility.
              4. Set-up and hold timing parameters for the input buffer latch are defined with respect to the PAD and the D input. External setup/
              hold timing parameters must account for delay from an external PAD signal to the G inputs. Delay from an external PAD signal to
              the G input subtracts (adds) to the internal setup (hold) time.
              5. Delays based on 35 pF loading.
              相關(guān)PDF資料
              PDF描述
              A42MX16-3VQ100ES 40MX and 42MX FPGA Families
              A42MX16-3VQ100I Octal Buffers and Line Drivers With 3-State Outputs 20-TSSOP -40 to 85
              A42MX16-3VQ100M Octal Buffers and Line Drivers With 3-State Outputs 20-TSSOP -40 to 85
              A42MX16-FBG100 Octal Buffers and Line Drivers With 3-State Outputs 20-TSSOP -40 to 85
              A42MX16-FBG100A Octal Buffers and Line Drivers With 3-State Outputs 20-TSSOP -40 to 85
              相關(guān)代理商/技術(shù)參數(shù)
              參數(shù)描述
              A42MX16-3TQ176 功能描述:IC FPGA MX SGL CHIP 24K 176-TQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:MX 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
              A42MX16-3TQ176I 功能描述:IC FPGA MX SGL CHIP 24K 176-TQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:MX 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
              A42MX16-3TQ176M 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
              A42MX16-3TQG176 功能描述:IC FPGA MX SGL CHIP 24K 176-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:MX 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
              A42MX16-3TQG176I 功能描述:IC FPGA MX SGL CHIP 24K 176-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:MX 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計:- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
              發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

              采購需求

              (若只采購一條型號,填寫一行即可)

              發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

              發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺,查看報價

              *型號 *數(shù)量 廠商 批號 封裝
              添加更多采購

              我的聯(lián)系方式

              *
              *
              *
              • VIP會員服務(wù) |
              • 廣告服務(wù) |
              • 付款方式 |
              • 聯(lián)系我們 |
              • 招聘銷售 |
              • 免責(zé)條款 |
              • 網(wǎng)站地圖

              感谢您访问我们的网站,您可能还对以下资源感兴趣:

              两性色午夜免费视频
              <sup id="gonsy"><ruby id="gonsy"></ruby></sup>

            • <dfn id="gonsy"><bdo id="gonsy"></bdo></dfn>
                <bdo id="gonsy"></bdo>