• <li id="v4y8t"><meter id="v4y8t"></meter></li>
        <strike id="v4y8t"><code id="v4y8t"><th id="v4y8t"></th></code></strike>
          <dfn id="v4y8t"></dfn>
          <li id="v4y8t"></li>
          收藏本站
          • 您好,
            買賣IC網(wǎng)歡迎您。
          • 請登錄
          • 免費(fèi)注冊
          • 我的買賣
          • 新采購0
          • VIP會(huì)員服務(wù)
          • [北京]010-87982920
          • [深圳]0755-82701186
          • 網(wǎng)站導(dǎo)航
          發(fā)布緊急采購
          • IC現(xiàn)貨
          • IC急購
          • 電子元器件
          VIP會(huì)員服務(wù)
          • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄4341 > A1460A-1PQ208I (Microsemi SoC)IC FPGA 6K GATES 208-PQFP PDF資料下載
          參數(shù)資料
          型號: A1460A-1PQ208I
          廠商: Microsemi SoC
          文件頁數(shù): 1/90頁
          文件大小: 0K
          描述: IC FPGA 6K GATES 208-PQFP
          標(biāo)準(zhǔn)包裝: 24
          系列: ACT™ 3
          LAB/CLB數(shù): 848
          輸入/輸出數(shù): 167
          門數(shù): 6000
          電源電壓: 4.5 V ~ 5.5 V
          安裝類型: 表面貼裝
          工作溫度: -40°C ~ 85°C
          封裝/外殼: 208-BFQFP
          供應(yīng)商設(shè)備封裝: 208-PQFP(28x28)
          當(dāng)前第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁
          January 2012
          I
          2012 Microsemi Corporation
          Accelerator Series FPGAs – ACT 3 Family
          Features
          Up to 10,000 Gate Array Equivalent Gates (up to 25,000
          equivalent PLD Gates)
          Highly Predictable Performance with 100% Automatic Place-
          and-Route
          As Low as 9.0 ns Clock-to-Output Times (–1 Speed Grade)
          Up to 186 MHz On-Chip Performance (–1 Speed Grade)
          Up to 228 User-Programmable I/O Pins
          Four Fast, Low-Skew Clock Networks
          More than 500 Macro Functions
          Replaces up to Twenty 32 Macro-Cell CPLDs
          Replaces up to One Hundred 20-Pin PAL Packages
          Up to 1,153 Dedicated Flip-Flops
          VQFP, TQFP, BGA, and PQFP Packages
          Nonvolatile, User Programmable
          Fully Tested Prior to Shipment
          5.0 V and 3.3 V Versions
          Optimized for Logic Synthesis Methodologies
          Low Power CMOS Technology
          Table 1 ACT 3 Family Product Information
          Device
          A1415
          A1425
          A1440
          A1460
          A14100
          Capacity
          Gate Array Equivalent Gates
          1,500
          2,500
          4,000
          6,000
          10,000
          PLD Equivalent Gates
          3,750
          6,250
          10,000
          15,000
          25,000
          TTL Equivalent Package (40 gates)
          40
          60
          100
          150
          250
          20-Pin PAL Equivalent Packages (100 gates)
          15
          25
          40
          60
          100
          Logic Modules
          200
          310
          564
          848
          1,377
          S-Module
          104
          160
          288
          432
          697
          C-Module
          96
          150
          276
          416
          680
          Dedicated Flip-Flops1
          264
          360
          568
          768
          1,153
          User I/Os (maximum)
          80
          100
          140
          168
          228
          Maximum Performance2 (worst-case commercial, –1 speed grade)
          Chip-to-Chip3 (MHz)
          80
          78
          76
          Accumulators (16-bit, MHz)
          47
          Loadable Counter (16-bit, MHz)
          82
          78
          Prescaled Loadable Counters (16-bit, MHz)
          186
          150
          Datapath, Shift Registers (MHz)
          186
          150
          Clock-to-Output (pad-to-pad, ns)
          9.0
          9.5
          10.0
          10.5
          Packages4 (by pin count)
          CPGA
          PLCC
          PQFP
          RQFP
          VQFP
          TQFP
          BGA
          CQFP
          PG1005
          PL84
          PQ100
          –
          VQ100
          –
          PG1335
          PL84
          PQ100, PQ160
          –
          VQ100
          –
          CQ132
          PG1755
          PL84
          PQ160
          –
          VQ100
          TQ176
          –
          PG207
          –
          PQ160, PQ208
          –
          TQ176
          BG2255
          CQ196
          PG257
          –
          RQ208
          –
          BG313
          CQ256
          Notes:
          1. One flip-flop per S0Module, two flip-flops per I/O Module.
          2. Based on A1415A-1, A1425A-1, A1440A-1, A1460A-1, and A14100A-1.
          3. Clock-to-Output (pad-to-pad) + assumed trace delay + setup time. Refer to the "System Performance Model" on page 1-1 and
          Table 1-1 on page 1-2.
          4. See the "Product Plan" table on page III for package availability.
          5. Discontinued device and package combination.
          6. –2 and –3 speed grades have been discontinued. For more information about discontinued devices, refer to the Product
          Discontinuation Notices (PDNs) listed below, available on the Microsemi SoC Products Group website:
          PDN March 2001, PDN 0104, PDN 0203, PDN 0604, PDN 1004
          Revision 3
          相關(guān)PDF資料
          PDF描述
          A1460A-1PQG208I IC FPGA 6K GATES 208-PQFP
          93C56AT-I/OT IC EEPROM 2KBIT 2MHZ SOT23-6
          EP2SGX60EF1152C5 IC STRATIX II GX 60K 1152-FBGA
          EP2AGX95EF35C5 IC ARRIA II GX FPGA 95K 1152FBGA
          211678-4 CONN D-SUB PLUG 104POS CRIMP
          相關(guān)代理商/技術(shù)參數(shù)
          參數(shù)描述
          A1460A-1PQG160C 功能描述:IC FPGA 6K GATES 160-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ACT™ 3 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
          A1460A-1PQG160I 功能描述:IC FPGA 6K GATES 160-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ACT™ 3 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
          A1460A-1PQG208C 功能描述:IC FPGA 6K GATES 208-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ACT™ 3 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
          A1460A-1PQG208I 功能描述:IC FPGA 6K GATES 208-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ACT™ 3 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
          A1460A-1TQ176C 功能描述:IC FPGA 6K GATES 176-TQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ACT™ 3 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
          發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

          采購需求

          (若只采購一條型號,填寫一行即可)

          發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

          發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

          *型號 *數(shù)量 廠商 批號 封裝
          添加更多采購

          我的聯(lián)系方式

          *
          *
          *
          • VIP會(huì)員服務(wù) |
          • 廣告服務(wù) |
          • 付款方式 |
          • 聯(lián)系我們 |
          • 招聘銷售 |
          • 免責(zé)條款 |
          • 網(wǎng)站地圖

          感谢您访问我们的网站,您可能还对以下资源感兴趣:

          两性色午夜免费视频
          <thead id="iwg4p"></thead>

            <b id="iwg4p"></b>

              <nobr id="iwg4p"><em id="iwg4p"><kbd id="iwg4p"></kbd></em></nobr>
              • <rt id="iwg4p"></rt>