參數(shù)資料
型號: 74LVT543PWDH
廠商: NXP SEMICONDUCTORS
元件分類: 通用總線功能
英文描述: Octal Edge-Triggered D-Type Flip-Flops With 3-State Outputs 20-SOIC -40 to 85
中文描述: LVT SERIES, 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO24
文件頁數(shù): 6/12頁
文件大小: 103K
代理商: 74LVT543PWDH
Philips Semiconductors
Product specification
74LVT543
3.3V Octal latched transceiver with dual enable
(3-State)
1998 Feb 19
6
AC CHARACTERISTICS
GND = 0V, t
R
= t
F
= 2.5ns, C
L
= 50pF, R
L
= 500
; T
amb
= –40
°
C to +85
°
C.
LIMITS
SYMBOL
PARAMETER
WAVEFORM
V
CC
= 3.3V
±
0.3V
TYP
1
V
CC
= 2.7V
MAX
UNIT
MIN
MAX
t
PLH
t
PHL
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
t
PZH
t
PZL
t
PHZ
t
PLZ
Propagation delay
An to Bn, Bn to An
2
1.0
1.0
2.3
3.0
4.7
4.6
5.5
5.8
ns
Propagation delay
LEBA to An, LEAB to Bn
1
2
1.0
1.0
3.6
4.2
5.9
5.7
7.3
7.3
ns
Output enable time
OEBA to An, OEAB to Bn
4
5
1.0
1.1
3.8
3.8
5.8
6.4
7.6
8.2
ns
Output disable time
OEBA to An, OEAB to Bn
4
5
2.4
2.0
3.7
3.5
6.5
5.8
7.1
5.9
ns
Output enable time
EBA to An, EAB to Bn
4
5
1.0
1.4
4.0
4.1
6.0
6.7
7.6
8.3
ns
Output disable time
EBA to An, EAB to Bn
4
5
2.3
2.0
3.7
3.5
6.4
5.4
7.1
5.6
ns
NOTE:
1. All typical values are at V
CC
= 3.3V and T
amb
= 25
°
C.
AC SETUP REQUIREMENTS
GND = 0V, t
R
= t
F
= 2.5ns, C
L
= 50pF, R
L
= 500
; T
amb
= –40
°
C to +85
°
C.
LIMITS
SYMBOL
PARAMETER
WAVEFORM
V
CC
= 3.3V
±
0.3V
MIN
V
CC
= 2.7V
MIN
UNIT
MAX
t
s
(H)
t
s
(L)
t
h
(H)
t
h
(L)
t
s
(H)
t
s
(L)
t
h
(H)
t
h
(L)
t
w
(L)
Setup time
An to LEAB, Bn to LEBA
3
0
0.8
0
1.1
ns
Hold time
An to LEAB, Bn to LEBA
3
1.7
1.7
1.7
1.7
ns
Setup time
An to EAB, Bn to EBA
3
0
0.9
0
1.2
ns
Hold time
An to EAB, Bn to EBA
3
1.8
1.8
1.8
1.8
ns
Latch enable pulse width, Low
3
3.3
3.3
ns
AC WAVEFORMS
V
M
= 1.5V, V
IN
= GND to 2.7V
V
IN
t
PHL
t
PLH
V
OUT
1.5V
2.7V
0V
1.5V
1.5V
1.5V
V
OH
V
OL
SV00030
Waveform 1. Propagation Delay For Inverting Output
t
PLH
t
PHL
V
IN
V
OUT
1.5V
1.5V
2.7V
0V
1.5V
1.5V
V
OH
V
OL
SV00113
Waveform 2. Propagation Delay For Non-Inverting Output
相關(guān)PDF資料
PDF描述
74LVT573 Octal Edge-Triggered D-Type Flip-Flops With 3-State Outputs 20-PDIP -40 to 85
74LVT573PWDH Octal Edge-Triggered D-Type Flip-Flops With 3-State Outputs 20-TSSOP -40 to 85
74LVT573 Low Voltage Octal Transparent Latch with 3-STATE Outputs
74LVT573MSA Octal Edge-Triggered D-Type Flip-Flops With 3-State Outputs 20-SO -40 to 85
74LVT573MSAX Octal Edge-Triggered D-Type Flip-Flops With 3-State Outputs 20-TSSOP -40 to 85
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
74LVT543PW-T 功能描述:總線收發(fā)器 3.3V OCTAL LATCHED XCVR 3-S RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74LVT573BQ 制造商:NXP Semiconductors 功能描述:IC OCT D TYPE LATCH 3-ST DH
74LVT573BQ,115 功能描述:閉鎖 3.3V OCTAL D TRANS RoHS:否 制造商:Micrel 電路數(shù)量:1 邏輯類型:CMOS 邏輯系列:TTL 極性:Non-Inverting 輸出線路數(shù)量:9 高電平輸出電流: 低電平輸出電流: 傳播延遲時間: 電源電壓-最大:12 V 電源電壓-最小:5 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:SOIC-16 封裝:Reel
74LVT573BQ-G 功能描述:閉鎖 3.3V OCTAL D TRANS LATCH 3-S RoHS:否 制造商:Micrel 電路數(shù)量:1 邏輯類型:CMOS 邏輯系列:TTL 極性:Non-Inverting 輸出線路數(shù)量:9 高電平輸出電流: 低電平輸出電流: 傳播延遲時間: 電源電壓-最大:12 V 電源電壓-最小:5 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:SOIC-16 封裝:Reel
74LVT573D 功能描述:閉鎖 3.3V OCTAL D TRANS LATCH 3-S RoHS:否 制造商:Micrel 電路數(shù)量:1 邏輯類型:CMOS 邏輯系列:TTL 極性:Non-Inverting 輸出線路數(shù)量:9 高電平輸出電流: 低電平輸出電流: 傳播延遲時間: 電源電壓-最大:12 V 電源電壓-最小:5 V 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:SOIC-16 封裝:Reel